高阻态;什么是三态门? 三态逻辑与非门电路以及三态门电路

http://www.elecfans.com/dianzichangshi/200805269451.html

高阻态:既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定的。

三态输出门电路(TS(Three-state output Gate)门)

上图为三态门输出门电路的原理图。在图中,如果将虚线方框内的两个反相器和一个二极管剪掉,剩下的部分就是典型的TTL与非门电路。

所谓三态是指输出端而言。普通的TTL与非门其输出极的两个晶体管T4、T5始终保持一个导通,另一个截止的推拉状态。T4导通,T5截止,输出高电平Y=1;T4截止,T5导通,输出低电平,Y=0。三态门除了上述两种状态外,又出现了T4、T5同时截止的第三种状态。因为晶体管截止时c、e之间是无穷大阻抗,输出端Y对地、对电源(vcc)阻抗无穷大。因此这第三种状态也称高阻状态。

时间: 2025-01-20 22:04:46

高阻态;什么是三态门? 三态逻辑与非门电路以及三态门电路的相关文章

[转] 什么叫三态门/高阻态? 及三态门的应用

原文网址:http://www.dz3w.com/info/digital/75751.html 什么叫三态门/高阻态? 及三态门的应用 什么叫态门 三态门,是指逻辑门的输出除有高.低电平两种状态外,还有第三种状态——高阻状态的门电路.高阻态相当于隔断状态(电阻很大,相当于开路). 三态门都有一个EN控制使能端,来控制门电路的通断. 可以具备这三种状态的器件就叫做三态(门,总线,......).        计算机里面用1和0表示是,非两种逻辑,但是,有时候,这是不够的,   比如说,他不够富

FPGA中的INOUT接口和高阻态

除了输入输出端口,FPGA中还有另一种端口叫做inout端口.如果需要进行全双工通信,是需要两条信道的,也就是说需要使用两个FPGA管脚和外部器件连接.但是,有时候半双工通信就能满足我们的要求,理论上来说只需要一条信道就足够了,而FPGA上实现这一功能的管脚就是inout端口.管脚相连时,input对应output,因此inout只能和inout连接(否则就不是inout了).本文将概述FPGA的inout端口. 1. 三态门 三态门,故名思议就是这个期间具有三种状态.对于数字电路来说,三种状态

吸电流、拉电流、灌电流、上下拉电阻、高阻态

吸电流.拉电流输出.灌电流输出 拉即泄,主动输出电流,从输出口输出电流: 灌即充,被动输入电流,从输出端口流入: 吸则是主动吸入电流,从输入端口流入.    吸电流和灌电流就是从芯片外电路通过引脚流入芯片内的电流:区别在于吸收电流是主动的,从芯片输入端流入的叫吸收电流.灌入电流是被动的,从输出端流入的叫灌入电流:拉电流是数字电路输出高电平给负载提供的输出电流,灌电流时输出低电平是外部给数字电路的输入电流.这些实际就是输入.输出电流能力. 拉电流输出对于反向器只能输出零点几毫安的电流,用这种方法想

单片机小白学步系列(二十三) IO口原理知识补充:双向IO口、互补推挽、高阻态

由于之前考虑不周,本篇在IO口原理知识的基础上,进一步补充一些知识. ================================================= 双向IO口的输出:互补推挽 在51单片机的P0口工作在普通IO口模式下,为准双向IO口.而工作在第二功能状态下时,则为标准的双向IO口.由于双向IO口的输出,要求能输出高低电平,通常会采用互补推挽电路. 在第二功能状态下,51单片机P0口采用的是互补推挽的输出方式.何为互补推挽呢?下面是它的等效电路图. 当P0第二功能作为输出时

单片机IO口标准双向,推挽,高阻,开漏模式 ,LED感应亮灭实验【原创!】

单片机IO口标准双向,推挽,高阻,开漏模式 ,LED感应亮灭实验  十一长假在家快烂了,没事儿做,DIY技术搞起来!  [关于12C增强型单片机I/O口的工作类型实验研究] 文中动画视频效果下载: STC单片机头文件[51CTO-->单片机-->LED感应亮灭实验] 下载链接 链接:http://pan.baidu.com/s/1pJKK4w7   密码:a0re  1.用强推模式,点亮一个LED  /* 工程创建MCU选取,Atmel 89C55 单片机:STC12C4052AD 晶振:无要

【创新!】蜂鸣器,与感应电子琴[定时、中断、I/O高阻工作类型]

2015年10月2日 1.驱动有源/无源蜂鸣器,发出不同频率的声音 /* 工程创建MCU选取,Atmel 89C55 单片机:STC12C4052AD 晶振:12M 功能:驱动无源蜂鸣器 连接说明:BEEP正极接VCC,负极接到 MCU的P3^7 */ #include <STC12C2052AD.H> sbit BEEP = P3^7; void DELAY_MS (unsigned int a) {     unsigned int i;     while ( --a != 0 )  {

FPGA引脚锁定 注意err和高阻状态

1.fpga没有用的的管脚一定要设置成高阻状态设置路径如下: Assignmen->Device->Device&Pin Option->Unused pins->As inputs tri-stated. 如果不设置高阻可能导致电路微弱电流或其他作用,例如:有led时可能有微弱电流通过led发光. 2.管脚锁定有提示: Error: Can't place multiple pins assigned to pin location Pin_xxx (IOPAD_X34_

UVA1607 Gates 与非门电路 (二分)

题意:给你一个按发生时间的序列,表示与非门电路的输入,一开始全部输入是x,现在要改成尽量少的x,实现相同的功能. 题解:电路功能只有4中0,1,x,非x.那么如果一开始x改变了,输出结果不变,那么说明是常量电路.否则一定可以只用一个x来实现相同的功能,因为从全为0到全为1的过程中一定会有某个时刻,改变了一个位置上的值结果也随之改变. 由于m很大,不能一个一个地试,二分来找.判断的时候,如果输入端编号小于等于输入参数k,那么就为1,否则为0.如果mid跑出来的结果和全为1的一致,那么,mid+1以

verilog入门(三)-----数据类型

Verilog HDL有两大类数据类型 1.线网类型 net type表示verilog结构化元件间的物理连线.值由驱动元件的值决定,如果没有驱动元件连接到线网,线网的缺省值为z. 2.寄存器类型 register type表示一个抽象的数据存储单元.只能在always和initial中赋值,并且它的值从一个赋值到另一个赋值被保存下来.寄存器类型的变量缺省值为x. 线网类型包含不同的线网子类型:wire,tri,wor,trior,wand,triand,trireg,tri1,tri0,sup