电赛总结(四)——波形发生芯片总结之AD9854

一、特性参数

·300M内部时钟频率

·可进行频移键控(FSK),二元相移键控(BPSK),相移键控(PSK),脉冲调频(CHIRP),振幅调制(AM)操作

·正交的双通道12D/A转换器

·超高速比较器,3皮秒有效抖动偏差

·外部动态特性:

80 dB无杂散动态范围(SFDR@ 100 MHz (±1 MHz) AOUT

·4倍到20倍可编程基准时钟乘法器

·两个48位可编程频率寄存器

·两个14位可编程相位补偿寄存器

·12位振幅调制和可编程的通断整形键控功能

·单引脚FSK和BPSK数据输入接口

·PSK功能可由I/O接口实现

·具有线性和非线性的脉冲调频(FM CHIRP)功能,带有引脚可控暂停功能

·具有过渡FSK功能

·在时钟发生器模式下,有小于25 ps RMS抖动偏差

·可自动进行双向频率扫描

·能够对信号进行sin(x)/x校正

·简易的控制接口:

可配置为10MHZ串行接口,2线或3线SPI兼容接口或100MHZ 8位并行可编程接口

·3.3V单电源供电

·具有多路低功耗功能

·单输入或差分输入时钟

·小型80LQFP 封装

二、概述

AD9854数字合成器是高集成度的器件,它采用先进的DDS技术,片内整合了两路高速、高性能正交D/A转换器通过数字化编程可以输出I、Q两路合成信号。在高稳定度时钟的驱动下,AD9854将产生一高稳定的频率、相位、幅度可编程的正弦和余弦信号,作为本振用于通信,雷达等方面。AD9854的DDS核具有48位的频率分辨率(在300M系统时钟下,频率分辨率可达1uHZ)。输出17位相位截断保证了良好的无杂散动态范围指标。AD9854允许输出的信号频率高达150MHZ,而数字调制输出频率可达100MHZ。通过内部高速比较器正弦波转换为方波输出,可用作方便的时钟发生器。器件有两个14位相位寄存器和一个用作BPSK操作的引脚。对于高阶的PSK调制,可通过I/O接口改变相位控制字实现。具有改进DDS结构的12位I和Q通道D/A转换器可以提供较大的带宽并有较好的窄带无杂散动态范围(SFDR)。如果不使用Q通道的正交功能,它还可以通过配置,由用户编程控制D/A转换。当配置高速比较器时,12位D/A输出的方波可以用来做时钟发生器。它还有两个12位数字正交可编程幅度调制器,和通断整形键控功能,并有一个非常好的可控方波输出。同时脉冲调制功能在宽带扫频中也有重要应用。AD9854的300M系统时钟可以通过4X和20X可编程控制电路由较低的外部基准时钟得到。直接的300M时钟也可以通过单端或差分输入。AD9854还有单脚输入的常规FSK和改进的斜率FSK输出。AD9854采用先进的0.35微米COMS工艺在3.3V单电源供电的情况下提供强大的功能。

AD9854采用节省空间的80脚LQFP表面装配封装和改进散热的80脚LQFP封装。AD9854的引脚与AD9852的单频信号发生器模式相兼容。AD9854的特定操作允许温度是工业级范围:-40到85摄氏度。

三、引脚配置和功能描述

四、管脚功能表

引脚号


记述


功能描述


1 to 8


D7 to D0


八位并行可编程数据输入。只用于并行可编程模式。


9, 10, 23, 24, 25, 73, 74, 79, 80


DVDD


连接数字电路电源输入。正常情况下相对于模拟地和数字地的正向电位是3.3V。


11, 12, 26, 27, 28, 72, 75, 76, 77, 78


DGND


连接数字电路的回路地。 与模拟地具有相同的电位。


13, 35, 57, 58, 63


NC


没有内部连接。


14 to 19


A5 toA0


可编程寄存器的六位地址输入。 仅用于并行可编程模式。引脚 17 (A2), 18 (A1), Pin 19 (A0)在选择串行模式时还有第二功能,后面有具体描述。


(17)


A2/IO RESET


串行通信总线的I/O允许复位端,由于编程协议的不成熟而没有应答信号产生。 在这种方式下复位及不影响以前的编程设置也不影响表7中的默认编程设置。高电平时复位有效


(18)


A1/SDO


单向串行数据输出端。应用于3线串行通信模式中。


(19)


A0/SDIO


双向串行数据输入/输出端。应用于2线串行通信模式中。


20


I/O UD CLK


双向I/O更新时钟。方向的选择在控制寄存器中设置。如果作为输入端, 时钟上升沿将I/O端口缓冲器的内容传送到可编程寄存器。如果作为输出端(默认), 输出一八个系统时钟周期的单脉冲 (由低到高) 表示内部频率更新已经发生。


21


WR/SCLK


写并行数据到I/O端口寄存器。复用功能为SCLK时,串行时钟与串行总线相结合,数据在时钟上升沿锁存。 当选择并行模式时这个管脚复用为WR功能。模式选择在第70脚 (S/P 选择)。


22


RD/CS


从可编程寄存器中读出并行数据。复用功能为CS时, 片选端与串行可编程总线相结合,低电平有效。当选择并行模式时这个管脚复用为 RD 功能。


29


FSK/BPSK/HOLD


多功能复用引脚。其功能操作模式由可编程控制寄存器选择。在FSK模式时,低电平选择 F1,高电平选择 F2。在 BPSK模式时,低电平选择相位1,高电平选择相位2。在CHIRP模式时,高电平使能HOLD功能, 保持当前频率和停止后的状态。 将管脚电平置低可重起CHIRP功能。


30


SHAPED KEYING


使用此管脚必须在可编程控制寄存器设置此功能。高电平时,在预先设定的频率下I和Q通道输出从0上升到满幅的信号。低电平时,在预先设定的频率下I和Q通道输出从满幅下降到0标度的信号。


31,32,37,38,44,50,54,60,65


AVDD


连接模拟电路的电压输入。 正常情况下保持对模拟地和数字地3.3V的正向压降。


33,34,39,40,41,45,46,47,53,59,62,66,67


AGND


连接模拟电路的回路地。 与数字地具有相同的电位。


36


VOUT


内部高速比较器同相输出引脚。 该引脚在负载50 ?的情况下驱动功率为10 dBm,其输出电平与CMOS电平兼容。


42


VINP


电压正向输入端。 内部高速比较器的同相输入端。


43


VINN


电压反向输入端。 内部高速比较器的倒相输入端。


48


IOUT1


I通道单极性电流输出或余弦输出。(参考图3.)


49


_____

IOUT1


补充I通道单极性电流输出或余弦输出。


51


_____

IOUT2


补充Q通道单极性电流输出或正弦输出。


52


IOUT2


Q通道单极性电流输出或正弦输出。这种模拟输出可以通过接收12位数据代替内部正弦数据,允许AD9854仿效AD9852的DAC功能。


55


DACBP


I和Q DAC的公共旁路电容。接一个0.01uF的电容到AVDD可以改善谐波失真和杂散性。不接也可以(会使 SFDR 降低)。


56


DAC RSET


设置I和Q通道满电流输出的公共端。建立电阻为39.9/IOUT(输出电流)。通常建立电阻在8K(5mA)到2K(20mA)。


61


PLL FILTER


为基准时钟倍乘锁相环路滤波器外部零位补偿网络提供连接。零位补偿网络由一个1.3 k?电阻和一个0.01 μF电容组成。网络的另一端必须连接模拟电源,并尽可能靠近第60脚。为了更好的抑制相位噪声,通过在控制寄存器(1EH)设置旁路倍频位,屏蔽掉基准时钟乘法器。


64


DIFF CLK ENABLE


差分基准时钟使能。 该管脚高电平使能差分时钟输入, REFCLKA 和REFCLKB (管脚 69和 68)。


68


REFCLKA


差分时钟补偿信号 (180度相位)。当选定单端信号输入模式用户需要把该管脚连接到高电平或低电平。它的输入是和基准时钟是相同的信号电平。


69


REFCLKB


单端基准时钟输入端 (要求CMOS逻辑电平) 和差分输入信号的一端。在差分时钟模式下,输入可以是CMOS逻辑电平也可以是峰峰值大于400mV,中心直流电平约1.6V的方波或正弦波。


70


S/P SELECT


选择串行编程模式(低电平)和并行编程模式(高电平)。


71


MASTER RESET


初始化串/并总线为用户的编程做准备。设置可编程寄存器为表7中的无操作默认状态值。

五、操作说明

AD9854正交数字信号发生器是一款有着广泛应用的非常灵活的器件。器件包括一个48位的相位累加器,可编程基准时钟乘法器,反辛格滤波器,数字乘法器,两个12位/300HZ数模转换器,一个高速模拟比较器和内部逻辑电路。这款高度集成的器件可以用作本机震荡发生器,灵活的时钟发生器和FSK/BPSK调制器。

Analog Devics股份有限公司的技术指南提供了关于器件功能模块的操作说明。指南包括利用DDS器件产生信号的技术描述并提供了适合多种数字化实体的基本应用。文件,《关于数字信号发生器的技术指南》在AD公司DDS网页www.analog.com/dds DDS技术库中提供。

1、操作模式

AD9854有5种可编程操作模式。为了选择某一模式,必须对控制寄存器(并行操作地址:1FH)中的3个相关位进行编程设置。具体描述在下表:

模式 2


模式1


模式 0


结果


0


0


0


Single Tone


0


0


1


FSK


0


1


0


Ramped FSK


0


1


1


Chirp


1


0


0


BPSK

在每种模式下都有许多功能不被允许。

(1)单信号模式(模式000

这是用户复位之后的一种默认模式。也可以通过用户编程使能这种模式。相位累加器用以产生信号的频率,它有48位有效值,取自频率调整寄存器1,它的默认值为0。保留寄存器的默认值更能决定输出信号的质量。

用户复位后,默认设置配置器件,输出0HZ,0相位的信号。在上电复位时,在I和Q通道输出的是一半满幅电流的直流信号。这是默认模式的0幅度输出。选择幅度开关键控模式则需要更多细节的输出幅度控制。若输出用户定义的信号需要对28个寄存器全部或部分进行编程。

(2)无斜率FSK(模式001

当这种模式被选中,输出的DDS频率是一个选择频率控制寄存器1和2的函数,它的输出取决于29脚逻辑电平的高低。29脚为逻辑低电平时选择F1(频率控制字1,并行地址为04H到09H),29脚为逻辑高电平时选择F2(频率控制字2,并行地址为0AH到0FH)。改变频率相位连续,并且和FSK数据引脚内部一致。但是,FSK数据信号和DAC输出存在线性时延。

无斜率FSK ,是传统FSK,它传输的是数字信号,它在数字通信中有着重要作用。但是它会影响RF发射机的使用带宽,因此用斜率FSK来改善使用带宽。

(3)斜率FSK(模式010

      这种FSK模式下,频率从F1到F2不是直接变化,而是通过扫频和斜率形成。线性扫频和斜率形成可以很容易的自动完成,不过这都是许多设置中的一项。其它频率传输的设置,用户可以配置增量控制寄存器,来编程控制扫频间隔和扫频速度。

频率斜率变化不管是线性还是非线性都会输出许多介于F1和F2之间的频率,而不仅是这两个基本输出。图37和38描述了一线性斜率FSK信号的频率输出与时间的关系。

需要注意,在斜率FSK模式下,频率步进字是要求编程设置的,它被用作双作用的补足值。须要注意的另一个问题是,最低频率一定要放在频率控制寄存器1中。

斜率FSK通过同缓慢的、用户定义变化率的实时频率来改善传统FSK对带宽的限制。输出信号在F1和F2频率点保持时间与其它实时点相同或稍大。与传统FSK不同,斜率FSK要求:F1和F2分别存储低频率和高频率,而不能任意。

用户必须通过编程来设定DDSd的中间频率变化的步进量of C48位)和每一步所持续的时间△T (20位)。另外,如果要想让频率输出从0开始变化必须先给CLR ACC1位送一个正脉冲。对于分段的非线性频率传输,必须对影响输出的寄存器进行编程设置。

并行寄存器1AHex~1CHex构成一个20位的斜率时钟寄存器。它是一个减计数器,当计数值为0时输出一个脉冲信号。在29脚的输入电平没有变化时计数器一直有效。这个计数器在系统时钟下运行,最大频率是300MHZ。每两个脉冲之间的时间周期用下式表示:

(N+1)*(System Clock Period)

此处N是用户编程设置的20位斜率变化率。N的允许范围是1到(2^20-1)。斜率变化时钟决定频率F1和F2 之间的实时频率持续时间。当频率达到目标频率时计数器自动停止,而F1和F2两频率点的持续时间由29脚输入的电平决定,电平的高低决定到达的频率点的状态。

并行寄存器10Hex~15Hex构成一个48位的双作用的斜率步进寄存器。当接收到斜率变化时钟时,这个48位控制字被累加。此控制字被用来加或减到控制正弦或余弦输出的相位步进的频率控制字寄存器F1或F2。在这种模式下,29脚的电平状态决定输出的频率是增量或减量斜率。其频率变化率是20位斜率变化寄存器的功能,一旦目标频率到达,计数器将停止计数即频率累加过程停止。

一般来说,频率步进字与频率控制字相比是一个比较小的值,举个例子,如果F1和F2分别是1KHZ和13MHZ,那么步进频率字只有25HZ。

图41显示了,电平过早的变化使频率的斜率变化翻转,并且以相同的变化率返回原状态。控制寄存器(1FHex)中含有一个“三角形”位。在010模式下设置此位为高电平将会再频率F1和F2之间进行三角形自动扫频,而不会受29脚电平变化的影响,如图40。一旦这个位设置为1,29脚的状态将不会起作用。这一功能需要设置频率变化率和频率步进字来保证F1和F2之间的连续线性扫频具有相同的持续时间。使用此功能,可以对直流到最大输出频率之间的自动扫频。

在斜率FSK模式下29脚的电平和“三角形”位的上升沿决定扫频是从F1或F2开始(如图42)。如果29脚电平是高电平而不是低电平,扫频则从F2开始而不是F1。在F1和F2之间的斜率变化时,通过改变20位频率变化控制字和频率步进控制字,可增加斜率FSK模式的灵活性。结合多个线性斜率变化和各分段的不同斜率设置,可实现非线性的频率变化。在不同的设置下,DDS的输出频率在Fl和F2之间以不同的方式变化,实现多种方式扫频。

(4)脉冲调频(模式011

“Chirp”也称为“脉冲调频”( Pulsed FM) 。该模式下,输出信号的频率在指定的范围和精度上发生线性或非线性的变化,扫描方向可以编程控制。该模式需要用户通过“HOLD”状态(29 管脚高电平) 控制停止频率点,并控制频扫停止后的状态。Chirp模式是在指定的频率范围和频率精度上,频率可以是线性或非线性变化输出,而且扫频方向可控。在此模式中,大多数Chirp系统采用FM扫描方式,即FM Chirp模式,分线性和非线性脉冲调频两种方式。先设置频率控制字F 1,然后设置频率变化的步进量OF和每一步所持续的时间△T,最后使能更新实现脉冲调频。如果OF为正(最高位为0),频率从F1向正方向扫描;4F为负(最高位为1),则频率从F1向负方向扫描。与RampedFSK模式相比,该模式需要用户自己通过‘`HOLD" (P29高电平)控制停止频率点,同时控制停止后的状态。一些复杂的跳频功能在这个模式下可以实现。

当AD9854工作在Chirp模式下时,基本编程步骤如下:

(1)将初始频率控制字WFc写入48位FTWI (Frequency Tuning Word 1)中。

(2)将频率步进量写入48位DFW (Delta Frequency Word)中。

(3)将时间步进量写入20位RRC (Ramp Rate Clock)中。

(4)更新脉冲,将数据送入DDS核进行合成,输出信号。

在两个互补DWT中定义FM Chirp跳动的方向是有必要的。若果48位是DWT负的(MSB是高),则频率增量将会从FTW1向负方向改变。若果48位DWT字是正的(MSB是低),则频率增量将会向正方向改变。

值得注意的是FTW1仅仅是FM Chirp的开始点。这里没有约束返回FTW1的要求,一旦FM Chirp产生,它将会在奈奎斯特带宽(直流到系统时钟1/2速率)自由跳动(在编程控制范围下)。

在FM Chirp模式中有两个控制位可以利用,将会使能够返回开始频率FTW1,或返回到0HZ。首先,当CLR ACC1位(寄存器地址1F HEX)设置为高,48位频率累加(ACC1)的输出被清除,在一个持续一个系统时钟周期的retriggerable短脉冲后。输入到累加器的48位DWT字不影响CLR ACC1位。若果CLR ACC1位保持为高,单一短脉冲将会被释放到频率累加器(ACC1),在每一个I/O更新时钟的上升沿,其作用是干扰当前的调频,设置频率回到FTW1,以先前编程写好的速率和变化的方向继续该调频。在该调频模式中,清除频率累加器的输出如图19所示。如图中所示的I/O更新时钟,可以是使用者提供的或内部产生的。在该数据库中到处可以见到讨论I/O更新的描述。

另外,CLR ACC2控制位(寄存器地址1F HEX)是用于清除频率累加器和相位累加器的。当该位设置为高,相位累加器的输出将会从DDS中输出0HZ。只要该位设置为高,频率和相位累加器将会被清除。从0HZ从新输出。要从新回到先前的DDS操作,CLR ACC2必需设置为逻辑低,该位在脉冲产生FM中是非常之有用的。

图20表示作用于CLR ACC2位上的DDS输出频率。注意到寄存器被编程,当CLR ACC2位是高允许新的FTW1频率和斜升速率被生成。

另一种功能,只用于调频模式中,它就是HOLD引脚,引脚29。该功能是停止进入斜升速率计数器的时钟信号。因此阻止任何更高时钟脉冲进入频率累加器,ACC1。其作用是保持调频跳动在目前的频率上面,在HOLD被拉高之前。当HOLD引脚回到底电平,始终重新使用和调频继续进行。在HOLD条件期间,使用者可以改变寄存器的编程,然而,斜升速率计数器必需重新操作在原来的速率直到计数器计数为0,也包含在以各新的斜升速率技术产生。图21表示来HOLD功能在DDS输出频率的作用。

32位自动I/O更新计数器可以用于复杂结构的调频或斜升FSK序列。由于该内部计数器是以AD9854系统时钟合成的。它允许精确的时间编程改变被要求。在该情况下,仅仅要求使用者编写想要的仅存器早于更新时钟被产生。

在调频模式中,中心频率不是直接具体指定的,若用户不能控制调频,DDS将会在DC(直流频率)到奈奎斯特范围中自己选择。除非被用户终止,否则调频将会持续到系统能有能力(也就是系统没有电提供)。

当调频的中心频率达到后,有几个问题自然的会产生:

⊙在中心频率停止使用HOLD引脚,或者写全0入频率累加器DWT寄存器中。

⊙使用HOLD引脚功能停止调频的跳动,用数字相乘器和Shaped Keying引脚,引脚30,或经过可编程寄存器控制(地址21-24 HEX)。

⊙使用CLR ACC2位控制突发中断传输。

⊙使用反方向,返回先前的频率或另一个频率点,中频以线性或用户直接方法继续调频。如果其与下行频率有关,一个负极性的48位DWT位(MSB设置为高’1’)必须寄存入寄存器地址10-15 HEX。DWT字的频率减少步进要求MSB设置为逻辑高电平。

⊙连续调频由立刻返回到起点频率(F1) 锯齿时期和重覆先前的调频过程。这是CLR ACC1 控制位被使用的地方。自动, 重覆调频可能被设定使用32 位更新时钟发出CLR ACC1 指令在精确时间间隔时间。调整间隔时间或改变DWT频率字将改变调频的范围。这是新任在用户平衡调频期间和频率决议达到适当的频率范围。

(5)二进制相移键控(模式100

BPSK模式:与FSK 模式的控制方式相同,只是F1 为载波频率,29 管脚选择相位控制字P1 (低电平)和P2 (高电平) 中的相位作为信号的相位输出。此外,还要通过频率寄存器对输出信号的频率进行控制。实现过程为:先将载波频率送频率控制寄存器1,然后将相位控制字送至相位控制寄存器1和2,再将BPSK的调制数据加载到BPSK端口,最后使能更新。

当AD9854工作在BPSK模式下时,基本编程步骤如下:

(1)将初始频率控制字WFC写入48位FTWI (Frequency Tuning Word 1)中。

(2)将两个14位相位控制字分别送入相位调节寄存器P1和P2中。

(3)将时间步进量写入20位RRC (Ramp Rate Clock)中。

(4)更新脉冲,将数据送入DDS核进行合成,输出信号。

时间: 2024-11-05 15:58:34

电赛总结(四)——波形发生芯片总结之AD9854的相关文章

HDU 4902 Nice boat 2014杭电多校训练赛第四场F题(线段树区间更新)

题目链接:http://acm.hdu.edu.cn/showproblem.php?pid=4902 解题报告:输入一个序列,然后有q次操作,操作有两种,第一种是把区间 (l,r) 变成x,第二种是把区间 (l,r) 中大于x的数跟 x 做gcd操作. 线段树区间更新的题目,每个节点保存一个最大和最小值,当该节点的最大值和最小值相等的时候表示这个区间所有的数字都是相同的,可以直接对这个区间进行1或2操作, 进行1操作时,当还没有到达要操作的区间但已经出现了节点的最大值跟最小值相等的情况时,说明

TI MSP430工程配置及2019年电赛A题编程示例(使用430 F5529)

配置 第一步:右击工程,选择Options 第二步:在General Options的Target选项卡里选择对应的器件Device,这里是MSP430G2231 第三步:在Debugger里选择FET Debugger: 第四步: 检查FET Debugger里的设置是否正确,这里是Texas Instrument USB-IF采用Automatic方式 这里选择Automatic与Automatic selection,当用串口会自动连接上串口. 第五步:编译程序,下载验证 电赛A题源码 小

数电基础 第四章

数电基础 第四章 组合逻辑电路 组合逻辑电路的特点 1.从功能上 :任意时刻的输出仅取决于该时刻的输入 2.从电路结构上:不含记忆(存储)元件 逻辑功能的描述 组合逻辑电路的设计方法 1.逻辑抽象 分析因果关系,确定输入/输出变量 定义逻辑状态的含意(赋值) 列出真值表 2.写出函数式 3.选定器件类型 4.根据所选器件:对逻辑式化简,变换,或进行相应的描述 5.画出逻辑电路图 设计举例 设计一个监视交通信号灯状态的逻辑电路 1.抽象 输入变量:红(R).黄(A).绿(G) 输出变量:故障信号(

“长江钢琴”独家丨中国选手安天旭荣获第16届柴赛“第四名”及“组委会特別奖”

第十六届柴可夫斯基国际音乐比赛 钢琴组公布决赛成绩 2019年6月28日 22:30 (俄罗斯当地时间) 柴可夫斯基音乐学院拉玛音乐厅 评委会主席丹尼斯·马祖耶夫宣布中国选手安天旭决赛成绩 中国选手“安天旭” 荣获十六届柴可夫斯基国际音乐比赛 钢琴组“第四名”以及“组委会特别奖” 再创中国选手“柴赛”历史佳绩 长江钢琴 第十六届“柴赛”第四名“安天旭”全程比赛“选用钢琴” 热烈祝贺安天旭比赛圆满成功 中国选手安天旭决赛现场 长江钢琴独家报道 <十六届“柴赛”第四名安天旭参赛历程专访> 中国选手

电赛总结(二)&mdash;&mdash;AD芯片总结之AD7715

一.特性参数 1.16位无失真AD转换器 2.增益可调,在1,2,32,128可切换. 3.数字地和模拟地分开,可以减少噪声. 4.具有较大的输出电流,有比较好的带载能力. 二.管脚排列 三.引脚功能 引脚名称 功能 SCLK 串行时钟,施密特逻辑输入.将一个外部的串行时钟加于这一输入端口,以访问AD7715 的串行数据.和单片机传输数据时的控制时钟 MCLKIN 为转换器提供主时钟信号.能以晶体/谐振器或外部时钟的形式提供.晶体/谐振器可以接在MCLKIN 和MCLKOUT 二引脚之间.此外,

电赛总结(二)&mdash;&mdash;AD芯片总结之音频处理芯片ADC8009

一.特性参数 1.专门用来用音频处理的AD芯片 2.内部固定好8K的采样速率 3.8位AD芯片 二.内部结构图 三.芯片管脚图 四.管脚功能说明 管脚名称 功能 IN0~IN7 数据输入端 ABC 数据输入端口选择 ST ST 为转换启动信号.当ST 上跳沿时,所有内部寄存器清零:下跳沿时,开始进行A/D 转换:在转换期间,ST 应保持低电平. EOC EOC 为转换结束信号.当EOC 为高电平时,表明转换结束:否则,表明正在进行A/D 转换 OE OE为输出允许信号,用于控制三条输出锁存器向单

电赛总结(二)&mdash;&mdash;AD芯片总结之高速AD9224

一.特性参数 1.12位高速AD 2.高达40MSPS的高速AD芯片 3.噪声小 二.芯片管脚图 三.管脚功能说明 管脚名称 功能 CLK 参考时钟输入端 BIT12-1 数据输出端(1是低位,12是高位) OTR "1"超出参考电压范围,"0"表示不超出范围 AVDD 模拟电源输入端  +5V AVSS 模拟地 SENSE 参考源选择."1"选择内部的1.225V参考源,否则使用外接参考源 VREF 参考源输入端 REFCOM 参考源地 CAP

hdu 5328 Problem Killer(杭电多校赛第四场)

题目链接:http://acm.hdu.edu.cn/showproblem.php?pid=5328 题目大意:找到连续的最长的等差数列or等比数列. 解题思路:1.等差等比的性质有很多.其中比较重要的一个就是解题关键:如a[i-2],a[i-1],a[i],a[i+1]这个序列.a[i-2],a[i-1],a[i]是等差数列,a[i-1],a[i],a[i+1]也是等差数列.那么a[i-2],a[i-1],a[i],a[i+1]就是等差数列.  2. 等比数列也是一样的~~只要根据这个性质就

电赛菜鸟营培训(四)&mdash;&mdash;STM32F103CB之ADC转换

一.ADC概念 实现模拟信号转换成数字信号就是这样子= = 二.代码框架 #include "stm32f10x.h" void delay(u32 kk) { while(kk--); } int main() { u16 ad=0,adc0=0; GPIO_InitTypeDef GPIO_InitStructure; ADC_InitTypeDef ADC_InitStructure; RCC_APB2PeriphClockCmd(RCC_APB2Periph_GPIOA|RCC