关于阻抗设计的建议-来至深南电路板厂的心水总结

关于阻抗设计的建议-来至深南电路板厂的心水总结

PCB设计规范与指南, 高频高速PCB设计 by xfire

特征阻抗高速电路设计

随着通信科技的不断提升,必然对PCB的要求也有了相应的提高,传统意义上PCB已受到严峻的挑战,以往PCB的最高要求open&short从目前来看已变成PCB的最基本要求,取而代之的是一些为保证客户设计意图的体现而在PCB上所体现的性能的要求。如阻抗控制等。

深南电路公司作为中国大陆最早为通信企业提供PCB的厂商,在1997年就对该课题进行研究和开发。

到目前为止有“阻抗”控制的PCB已广泛的应用于:SDH、GSM、CDMA、PC、大功率无绳电话、手机等同时也为国防科技提供了相当数量的PCB。

随着“阻抗”的进一步拓展和延伸,我们作为专业 的PCB厂商,为能向客户提供合格的产品和优质的服务对该类PCB的合作方面做如下建议。

就PCB的阻抗控制而言,其所涉及的面是比较广泛的。但在具体的加工和设计时我们一般控制其主要因素,具体而言:

Er–介电常数
H—介质厚度
W—线条宽度
t—线条厚度

微带线(Microstrip)

Z0= [87/(Er +1.41)?]Ln5.98h/(0.8w+t)

带状线

Z0= [60/Er?]Ln4h/ [0.67w(0.8+t/w) ]

Er(介电常数)就目前而言通常情况下选用的材料为FR-4,该种材料的Er特性为随着加载频率的不同而变化,一般情况下Er的分水岭默认为1GHZ(高频)。

目前材料厂商能够承诺的指标<5.4(1MHz)

根据我们实际加工的经验,在使用频率为1GHZ以下的其Er认为4.2左右 1.5—2.0GHZ的使用频率其仍有下降的空间。故设计时如有阻抗的要求则须考虑该产品的当时的使用频率。

我们在长期的加工和研发的过程中针对不同的厂商已经摸索出一定的规律和计算公式。

7628—-4.5(全部为1GHz状态下)
2116—-4.2
1080—-3.6

在不同的层间结构和排列时,其具体的变化是不同的如7628+2116时Er是多少,并不是简单的算术平均数。

各种结构的排列在Microstrip & Stripline时所表现出的Er也是不同的。

FR-4的材料其本身就存在着这种,随频率的变化其Er也变化的特性,因此一般情况下,大于2GHZ的使用频率,同时对阻抗又有很高要求的PCB建议使用其它材料。如BT、CE、PTFE……Er比较稳定的材料。同时我认为在目前传输类产品上改良的LOW
DK材料还是能满足性能要求的,包括宽带产品。

目前国内的厂家也在加紧这方面的研究,但目前至少不是很成熟。国外比较成熟如日本 HITACHI、美国的BI…… 等,但成本压力较大。

通信产品目前集成化的趋势也比较明显,在PCB上就体现出高层数,而为保证信号线的阻抗匹配,相应的介质也上来了,板也越来越厚。如24层的背板6mm厚甚至更厚。(已有客户想在年内突破30层8mm)

为有效的控制板厚低Er的材料也孕育而生,且进入比较成熟的阶段。

Low Dk & High Tg的材料Er 在3.5—3.8 Tg160—180有效的控制板厚和Z方向上的膨胀。

我们目前已经和部分客户对HITACHI的LOW DK材料进行了认证,为进一步的批量加工做更充分的准备。

目前大规模推广的瓶颈为材料成本的压力。

PCB板材介电常数

介  电  质                                  介电常数
真  空                                            1.0
玻璃纤维(GLASS)                            6.5
环氧树脂(Epoxy)                            3.5
FR4                                          4.4~5.2
聚四氟乙烯(PTFE)                           2.1
PTFE / Glass                             2.2~2.6
聚氰酸树脂(C.E.)                            3.0
C.E. / Glass                              3.2~3.6
C.E. / Quartz                            2.8~3.4
聚亚硫胺(Polyimide)                      3.2
Polyimide / Glass                     4.0~4.6
Polyimide / Quartz                   3.5~3.8
BismaleimideTriazine (BT)            3.3
BT /Glass                                     4.0
Alumina                                       9.0
石英 (Quartz)                                3.9

以上数据是在1MHz的条件下测得的

H(介质层厚度)该因素对阻抗控制的影响最大故设计中如对阻抗的宽容度很小的话,则该部分的设计应力求准确 ,FR-4的H的组成是由各种半固化片组合而成的(包括内层芯板),一般情况下常用的半固化片为:

1080 厚度0.075MM、
7628 厚度0.175MM、
2116厚 度 0.105MM。
……

在多层PCB中H一般有两类:

A. 内层芯板中H的厚度:虽然材料供应商所提供的板材中H的厚度也是由以上三种半固化片组合而成,但其在组合的过程中必然会考虑三种材料的特性,而绝非无条件的任意组合,因此板材的厚度就有了一定的规定,形成了一个相应的清单,同时H也有了一定的限制。

如0.17mm 1/1的芯板为 2116*1
如0.4mm 1/1的芯板为1080*2+7628*1
……

B. 多层板中压合部分的H的厚度:其方法基本上与A相同但需注意铜层的损失。

举例:如GROUND~GROUND

或POWER~POWER之间用半固化片进行填充,因GROUND、POWER在制作内层的过程中铜箔被蚀刻掉的部分很少,则半固化片中树脂对该区的填充会很少,则半固化片的厚度损失会很少。反之如SIGNAL~SIGNAL之间用半固化片进行填充SIGNAL在制作内层的过程中铜箔被蚀刻掉的部分较多,则半固化片的厚度损失会很大。

因此理论上的计算厚度与实际操作过程所形成的实际厚度会有差异。故建议设计时对该因素应予以充分的考虑。

同时我们在客户资料审核的岗位也有专人对此通过软件进行计算和校对。

W(设计线宽)该因素一般情况下是由客户决定的。

但在设计时请充分考虑线宽对该阻抗值的配合性,即为达到该阻抗值在一定的H、Er和使用频率等条件下线宽的使用是有一定的限制的。

当然阻抗控制不仅仅是上述几因素,上面所提的只是比较而言影响度较大的几因素,也是从PCB的制造厂商的角度来看待该问题的。

以下是我们在高多层PCB实际生产加工过程中,总结出来的一些高多层PCB的结构示例,但必须说明的是:

这仅仅是一点,不足以说明一面的问题,仅仅是建设性的参考。

由于时间和篇幅的限制在此处没能将一些目前已经成为趋势的做法列出如内层使用H/H(半 Oz )铜箔、Low DK材料……

其中的一些数值是比较粗略的计算结果,实际运用时还需根据实际的情况进行细化。

考虑到客户的需求基本上还是——高多层能薄一点,因此在高层的结构中我们尽可能的举厚度比较适中的结构。

20层以上由于结构更加复杂,同时是客户与我们共同努力的结果,因此在实际加工的过程中,根据客户的具体要求再做具体的探讨。如24层 6mm、30层6–8mm……

2.0mm 8层板 常用叠层

3.0mm 8层板 常用叠层

2.0mm 10层板 常用叠层

2.0mm 12层板 常用叠层

3.0mm 14层板 常用叠层

为使有阻抗要求的PCB在生产加工过程中能得以顺利的完成,故我们建议双方在合作的过程应中注意以下几方面的协作和沟通。

如贵公司的PCB有阻抗控制的要求,则贵公司在提供加工资料时请提供有阻抗要求的该线条的位置、设计线宽、阻抗值、相对应的介质层厚度……相关的参数。

如为差动阻抗还需提供差分线之间的间距。

时间: 2024-10-12 08:34:55

关于阻抗设计的建议-来至深南电路板厂的心水总结的相关文章

系统设计与架构笔记:ETL工具开发和设计的建议

最近项目组里想做一个ETL数据抽取工具,这是一个研发项目,但是感觉公司并不是特别重视,不重视不是代表它不重要,而是可能不会对这个项目要求太高,能满足我们公司的小需求就行,想从这个项目里衍生出更多的东西估计难.昨天领导让我写写自己的见解,今天写了点,不过说见解还真不敢,所以取了个名字叫建议了,今天把这个文档贴到自己博客里和大伙分享分享. 贴文档之前,我想很多朋友估计并不熟悉ETL,如果接粗过数据挖掘一定对ETL很熟悉了,ETL是数据挖掘里非常重要的一环,具体什么是ETL,大家看下面这段文字: ET

Synthesis关于模块设计的建议

一.  Maintain  Synchronous  Sub-Blocks by Registering All Outputs. 设计的子模块应该使用寄存器输出,以便更好地优化时序. 二.   Keep Related Logic Together in the Same Block. 把逻辑相关的部分放在同一个模块. 三.Separate Logic with Different Optimization Goals. 把不同输出目的放在不同的模块. 四.Keep Instantiated

【网站制作设计】建议这三个基本要求你一定要掌握!

做什么事情都要有一定的基本尺度来衡量自己,当然,在网站制作设计过程中,我们应该需要衡量网站制作基本标准,那网站建设到底应该符合什么样的标准呢?又有哪些掌握哪些可以使网站制作得更为完善呢?下面,我们重点一起来了解网站建设的三个基本要求! 一.要求网站开启的速度要快 在当今社会人们生活的节奏不断加快,,毕竟这样快的生活节奏会更符合人们生活发展的主流,当然在网站制作过程中,各个网站建设公司也会加强彼此之间的竞争,所以为更符合人们生活发展的要求,各个网站的启动速度必须要快,要更流利.顺畅,以这样的标准来

DDR电源硬件设计要点

一.DDR电源简介 1. 电源 DDR的电源可以分为三类: a.主电源VDD和VDDQ,主电源的要求是VDDQ=VDD,VDDQ是给IO buffer供电的电源,VDD是给但是一般的使用中都是把VDDQ和VDD合成一个电源使用. 有的芯片还有VDDL,是给DLL供电的,也和VDD使用同一电源即可.电源设计时,需要考虑电压,电流是否满足要求,电源的上电顺序和电源的上电时间,单调性等.电源电压的要求一般在±5%以内.电流需要根据使用的不同芯片,及芯片个数等进行计算.由于DDR的电流一般都比较大,所以

设计一款给爸妈用的手机

一.需求分析 考虑到父母大多是70后的,工作时会接触到很多同事,并且现在的人越来越追求时尚,所以我们组为爸妈设计了一款以“智能.简单.健康”为设计理念的手机. 二.组内分工 蒋欣负责外形设计,顾艳娜负责草图绘画和功能记录,高志敏和钱箭羽设计手机功能. 三.外形设计 1.开关键,我们把开关键设在手机的下方正中央. 2.求救键,我们把紧急键设在左下方,紧急键是在遇到危险情况时用来拨打紧急电话以及SOS的. 3.亲情号码,我们把亲情拨号快捷键设在右下方,按下拨号键可以弹出设置了的子女号码:例如1代表女

佩特来项目经验小集合(5)___系统流程设计

在佩特来项目设计中有一个流程设计问题,虽然.NET 和Java都有工作流,但是考虑到这个项目小,这里就简单的借用一点工作流的思想,设计了几张表,然后通过代码来控制流程.下面以"维修鉴定单业务流程"中的有实物流程为例,谈一下具体的流程设计.有实物的维修鉴定业务流程包含大致步骤:代理商填单.打印二维码.拆包.沟通转办.拆分.故障分析.各角色对费用进行审批.费用提交到费用池(统计各代理商金钱的地方).维修鉴定单流程见下图: 因为系统中不止这一个业务流程,所以系统流程设计的表有任务表(如维修鉴

DI 容器实务建议

整理一些有关使用 DI 容器的一些建议事项,主要的参考数据源是 Jimmy Board 的文章:Container Usage Guidelines. 1.容器设定 避免对同一个组件(DLL)重复扫描两次或更多次 扫描组件的目的是为了自动注册类型对应关系,故其过程涉及了探索组件内含之类型信息.依应用程序所包含的组件与类型数量而定,扫描组件与探索类型的动作可能在毫秒内完成,亦可能需要花费数十秒.因此,当你在应用程序中使用 DI 容器的自动扫描功能来注册类型时,应注意避免对同一个组件重复扫描两次以上

【凯子哥带你夯实应用层】Android的Google官方设计指南(上)

Android 设计规范 时间 2015.3.2 版本 V1.0 翻译 杨鹏 整理 赵凯强 本文章是我公司一个大牛之前的公司同事翻译的Android的Google官方设计指导,经过我整理而成,分享给大家,欢迎转载,但是请保留出处和翻译作者.本指导内容详实.规范,无论是初级开发者还是高级开发者,甚至是公司产品设计和美工,都应该研读学习,特此推荐!由于文章内容较颇多,所以我分为几篇发布,方便大家阅读学习.如果对你有帮助,请评论或者顶一下代表支持,谢谢! 还是人多力量大啊,有同学告诉我已经有这样的资料

阻抗计算公式、polar si9000(教程)

给初学者的一直有很多人问我阻抗怎么计算的. 人家问多了,我想给大家整理个材料,于己于人都是个方便.如果大家还有什么问题或者文档有什么错误,欢迎讨论与指教!在计算阻抗之前,我想很有必要理解这儿阻抗的意义. 传输线阻抗的由来以及意义传输线阻抗是从电报方程推导出来(具体可以查询微波理论)如下图,其为平行双导线的分布参数等效电路: 从此图可以推导出电报方程 取传输线上的电压电流的正弦形式 得 推出通解  定义出特性阻抗 无耗线下r=0, g=0 得 注意,此特性阻抗和波阻抗的概念上的差异(具体查看平面波