PCB电路中的电源完整性设计

在电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情况来处理,虽然这样做能使问题简化,但在高速设计中,这种简化已经是行不通的了。尽管电路设计比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终PCB板的信号完整性。电源完整性和信号完整性二者是密切关联的,而且很多情况下,影响信号畸变的主要原因是电源系统。例如,地反弹噪声太大、去耦电容的设计不合适、回路影响很严重、多电源/地平面的分割不好、地层设计不合理、电流不均匀等等。
  1) 电源分配系统
  电源完整性设计是一件十分复杂的事情,但是如何近年控制电源系统(电源和地平面)之间阻抗是设计的关键。理论上讲,电源系统间的阻抗越低越好,阻抗越低,噪声幅度越小,电压损耗越小。实际设计中我们可以通过规定最大的电压和电源变化范围来确定我们希望达到的目标阻抗,然后,通过调整电路中的相关因素使电源系统各部分的阻抗(与频率有关)目标阻抗去逼近。
  2) 地反弹
  当高速器件的边缘速率低于0.5ns时,来自大容量数据总线的数据交换速率特别快,当它在电源层中产生足以影响信号的强波纹时,就会产生电源不稳定问题。当通过地回路的电流变化时,由于回路电感会产生一个电压,当上升沿缩短时,电流变化率增大,地反弹电压增加。此时,地平面(地线)已经不是理想的零电平,而电源也不是理想的直流电位。当同时开关的门电路增加时,地反弹变得更加严重。对于128位的总线,可能有50_100个I/O线在相同的时钟沿切换。这时,反馈到同时切换的I/O驱动器的电源和地回路的电感必须尽可能的低,否则,连到相同的地上的静止将出现一个电压毛刷。地反弹随处可见,如芯片、封装、连接器或电路板上都有可能会出现地反弹,从而导致电源完整性问题。
  从技术的发展角度来看,器件的上升沿将只会减少,总线的宽度将只会增加。保持地反弹在可接受的唯一方法是减少电源和地分布电感。对于,芯片,意味着,移到一个阵列晶片,尽可能多地放置电源和地,且到封装的连线尽可能短,以减少电感。对于,封装,意味着移动 层封装,使电源的地平面的间距更近,如在BGA封装中用的。对于连接器,意味着使用更多的地引脚或重新设计连接器使其具有内部的电源和地平面,如基于连接器的带状软线。对于电路板,意味着使相邻的电源和地平面尽可能地近。由于电感和长度成正比,所以尽可能使电源和地的连线短将降低地噪声。
  3) 去耦电容
  我们都知道在电源和地之间加一些电容可以降低系统的噪声,但是到底在电路板上加多少电容?每个电容的容值多大合适?每个电容放在什么位置更好?类似这些问题我们一般都没有去认真考虑过,只是凭设计者的经验来进行,有时甚至认为电容越少越好。在高速设计中,我们必须考虑电容的寄生参数,定量的计算出去耦电容的个数以及每个电容的容值和放置的具体的位置,确保系统的阻抗在控制范围之内,一个基本的原则是需要的去耦电容,一个都不能少,多余的电容,一个也不要。更多关于PCB相关知识尽在捷配官网www.jiepei.com/G602,欢迎大家一起学习!

原文地址:https://blog.51cto.com/14312423/2433061

时间: 2024-11-08 10:59:57

PCB电路中的电源完整性设计的相关文章

电源完整性设计

电源完整性 (1)为什么要重视电源噪声 芯片内部有成千上万个晶体管,这些晶体管组成内部的门电路.组合逻辑.寄存器.计数器.延迟线.状态机.以及其他逻辑功能.随着芯片的集成度越来越高,内部晶体管数量越来越大.芯片的外部引脚数量有限,为每一个晶体管提供单独的供电引脚是不现实的.芯片的外部电源引脚提供给内部晶体管一个公共的供电节点,因此内部晶体管状态的转换必然引起电源噪声在芯片内部的传递. 对内部各个晶体管的操作通常由内核时钟或片内外设时钟同步,但是由于内部延时的差别,各个晶体管的状态转换不可能是严格

电源分配系统及电源完整性

所谓电源分配系统(PDS)是指将电源(Power Source)的功率分配给系统中各个需要供电的设备和器件的子系统.在所有的电气系统中均存在电源分配系统,譬如一栋大楼的照明系统,一台示波器,一块PCB板,一个封装,一个芯片,其内部均存在电源分配系统. PCB上的电源分配系统 在一般的产品中,电源分配系统包含从电压调节模块(VRM)到PCB板.封装,再到芯片内所有的互连.可分为四个区段: 电压调节模块(VRM)包括其滤波电容--电源: PCB板上的Bulk电容.高频去耦电容.互连线.过孔.电源/地

电路中的0欧姆电阻究竟是干什么用的?

写在前面 本文摘自知乎问题0欧电阻为什么能把数字模拟混合电路中的地分开?部分大佬的回答,使用之前没有经过各位大佬的同意,如有侵权,请联系博主E-Mail删除,谢谢. @运算放大器的回答 以下为原文:@魔子的答案说的并不准确,理由如下: 第一,0欧电阻并不是方便调试,我从来没在调电路的时候把模拟地和数字地的连接断开,这种不叫调试,这种叫故意烧板子. 第二,0欧电阻可以当导线使用,但是不能等效为导线.这点 @时伟说的很对,对于信号来讲,0欧电阻的阻抗不为零. 第三,地线要不要进行分割都行,这点完全正

DDR电源硬件设计要点

一.DDR电源简介 1. 电源 DDR的电源可以分为三类: a.主电源VDD和VDDQ,主电源的要求是VDDQ=VDD,VDDQ是给IO buffer供电的电源,VDD是给但是一般的使用中都是把VDDQ和VDD合成一个电源使用. 有的芯片还有VDDL,是给DLL供电的,也和VDD使用同一电源即可.电源设计时,需要考虑电压,电流是否满足要求,电源的上电顺序和电源的上电时间,单调性等.电源电压的要求一般在±5%以内.电流需要根据使用的不同芯片,及芯片个数等进行计算.由于DDR的电流一般都比较大,所以

电源完整性的很好的解释

电源和地层大块平面间构成了谐振腔,高速数字信号经过时,犹如快艇在湖面掀起一阵波浪,电源地之间电压起了波动.既然是谐振(机械上叫共振),就要固有频率,这个固有频率是与电源和地平面的形状.中间的介质参数(介电常数.损耗.厚度)有关系的.一旦这些参数定下来,固有频率就定下来了,犹如铜锣一旦造好,它能发出的声音就固定了.固有频率有很多,犹如铜锣发出的声音有很多谐波一样.对于pcb这个铜锣,打击它的锤子就是高速信号.高速信号含有丰富的频谱成分,其中有一些跟PCB电源地的固有频率一样,那么就波动了.如果,固

电源接反了烧电路怎么办?电源防反接技术讨论

电子产品要正常工作,就离不开电源.像手机.智能手环这种消费类电子,其充电接口都是标准的接插件,不存在接线的情况,更不会存在电源接反的情况.但是,在工业.自动化应用中,有很多产品是需要手动接线的,即使操作人员做事情再认真,也难免会出错.如果把电源线接反了,可能会导致产品被烧掉. 图1 - 手工接线 那如果在设计产品的时候,就考虑了电源防接反而设计了防接反电路是不是会方便很多呢?今天就来讨论一下如何实现电源防接反,电源防接反的电路有哪些. 1.使用二极管防止电源接反 二极管就有单向导电的特性,在二极

Cadence 电源完整性仿真实践(一)

软件版本:Cadence 16.5 使用工具:Allegro PCB PI Option XL Power Integrity 使用资源:仿真实例下载地址:http://download.csdn.net/detail/wu20093346/7660995 仿真目的:根据单节点仿真的结果去选择去耦电容器,从而使PCB满足所设定的目标阻抗 1.创建新的PCB文件 打开Allegro PCB PI Option XL: 新建一个board,输入名字为PI_Allegro,设置英文路径. 2.启动电源

揭秘MOS管在电路中发热的四大可能性

无论N型或者P型MOS管,其工作原理本质是一样的.MOS管是由加在输入端栅极的电压来控制输出端漏极的电流.MOS管是压控器件它通过加在栅极上的电压控制器件的特性,不会发生像三极管做开关时的因基极电流引起的电荷存储效应,因此在开关应用中,MOS管的开关速度应该比三极管快. 常用MOS管的漏极开路电路,如图2漏极原封不动地接负载,叫开路漏极,开路漏极电路中不管负载接多高的电压,都能够接通和关断负载电流.是理想的模拟开关器件.这就是MOS管做开关器件的原理.当然MOS管做开关使用的电路形式比较多了.

挖掘肖特基二极管在电荷泵电路中发挥出的“神奇力量”?

在需要价格便宜的多电源输出的方案或者一个简单的负电压.高电压输出回路的时候,用肖特基二极管和电容组成的电荷泵很有用.在不用芯片和电感线圈的情况下,肖特基二极管电荷泵能够高效输出上至10mA电流的整数倍的正.负电源电压. 下面就说明基本的肖特基二极管电荷泵电路. 电路特点 1.简单由肖特基二极管(使用体积小而且价格便宜的2-unit封装最合适)和陶瓷电容组成. 2.可以输出正.负电压 3.电荷泵动作时高效率 4.最适合用在DC/DC转换器的辅助电压输出. 基本电路 基本电路由图1所示. 输出电压如