Makefile实例

A stupid man think himself is clever. A clever think himself is stupid.

  1. Make基础

先上脚本:

COMPILE = g++
FLAGS = -std=c++11 -g
target = epollserver
objs = client.o clientmanager.o main.o savetomysql.o threadable.o
libs = -L -lpthread -L/usr/lib/x86_64-linux-gnu  -lmysqlclient -L/home/ssx/Boost/boost_1_60_0/to/installation/prefix/lib -lboost_system -L/home/ssx/Boost/boost_1_60_0/to/installation/prefix/lib -lboost_thread minclude = -I.
$(target) : $(objs)
    g++ -o  $(target) $(objs) $(libs)
client.o : client.cpp
    g++ $(FLAGS) -c $<  $(libs) $(minclude)
clientmanager.o : clientmanager.cpp
    g++ $(FLAGS) -c $<  $(libs) $(minclude)
savetomysql.o : savetomysql.cpp
    g++ $(FLAGS) -c $<  $(libs) $(minclude)
threadable.o : threadable.cpp
    g++ $(FLAGS) -c $<  $(libs) $(minclude)
main.o : main.cpp
    g++ $(FLAGS) -c $<  $(libs) $(minclude)
.PHONY : clean
clean :
    rm $(target) $(objs)

Makefile的原理很简单,最终目标由几个阶段目标连接而成,而各个目标(.o文件) 又是由源文件编译出来的。

在shell中

编译的基本命令是 gcc -c  xx.c / g++ -c xx.cpp

链接的基本命令是 gcc -o xx.o x1.o x2.o

具体还要看你的编译选项,包含文件,包含库,总之就是个shell命令了。

Makefile就是目标+命令的组合,且看这2行:

client.o : client.cpp
    g++ $(FLAGS) -c $<  $(libs) $(minclude)

client.o 是目标 原料是client.cpp 命令是

 g++ $(FLAGS) -c $<  $(libs) $(minclude)

就这么简单。

另外这里定义了一些宏(不是变量!),看起来比较方便,改起来不费劲。

最后的.PHONY : clean ... 是不需要原料,只有命令的目标---伪目标, make clean用到

2. Make进阶

# which complier
CC = g++
#where are include file kept
INCLUDE = .
# Options for development
CFLAGS = -std=c++11  -shared -fPIC -Wall
#all the cpp files
SRCS := $(wildcard *.cpp) 
#all the objs
OBJS := $(patsubst %cpp,%o,$(SRCS))
# All the Objects
OBJECTS = public_header.o threadable.o threadsmgr.o

#where are the libs kept
libs = -L -lpthread -L/home/ssx/Boost/boost_1_60_0/to/installation/prefix/lib -Wl,-rpath=/home/ssx/Boost/boost_1_60_0/to/installation/prefix/lib  -lboost_system -L/home/ssx/Boost/boost_1_60_0/to/installation/prefix/lib -Wl,-rpath=/home/ssx/Boost/boost_1_60_0/to/installation/prefix/lib  -lboost_thread  -lglog
#target
target = libsuper_thread.so

#牛逼的递推
%.o:%.cpp
    $(CC)    $(CFLAGS)  -c $< -I. $(libs)

$(target):$(OBJECTS) 
    $(CC) $(CFLAGS) -o [email protected] $^  -I. $(libs)
clean :
    rm -f $(OBJECTS) $(target)

这个和上一个版本相比更加复杂,但是更加智能化了。

#牛逼的递推
%.o:%.cpp
    $(CC)    $(CFLAGS)  -c $< -I. $(libs)

文件夹里面,每个cpp都会被编译成一个.o  根据这个思路,有了递推写法。

$(target):$(OBJECTS) 
    $(CC) $(CFLAGS) -o [email protected] $^  -I. $(libs)
    当然objects也可以递推得出:
    
#all the cpp files
SRCS := $(wildcard *.cpp) 
#all the objs
OBJS := $(patsubst %cpp,%o,$(SRCS))
    但不推荐,因为有的.o未必需要被连接上

另外的要点

-L -l 与 -Wl -rpath= 这两组命令都跟依赖库有关,但是-L -l只告诉了编译时候去哪里读库(.so文件), 而-Wl -rpath= 告诉程序运行时去哪里找.so

				
时间: 2024-07-30 19:07:36

Makefile实例的相关文章

makefile实例(1)-helloworld

简单makefile实例 1,源文件: main.cpp #include <stdio.h> int main() { printf("Hello World\n"); return 0; } 2,编写makefile 若使用g++命令编译链接程序,可以: g++ -o hello main.cpp 或 g++ [-o main.o] -c main.cpp g++ -o hello main.o 若使用make命令,则可以这么编写makefile文件(两种写法分别对应了

Linux下GCC和Makefile实例(从GCC的编译到Makefile的引入)

一.确认已经装好了GCC和Make的软件包 可以使用whereis命令查看: 如果whereis  gcc和whereis  make命令有结果,说明安装了这两个软件,可以继续往下做. 二.使用GCC编译运行一个HelloWorld程序(只涉及单个文件) 可以在任何一个目录编写C程序然后编译运行,我这个实例在自己主目录进行: 然后就进入了编写程序的界面: 按下键盘”i”进入编辑界面,然后输入程序: 按ESC(进入命令行模式),然后输入”:wq”,冒号表示开始输入命令,字母w代表保存文件,字母q代

Ubuntu下比较通用的makefile实例

本文转自http://blog.chinaunix.net/uid-20608849-id-360294.html 笔者在写程序的时候会遇到这样的烦恼:一个项目中可能会有很多个应用程序,而新建一个应用程序则所有的Makefile都要重写一遍,虽然可以部分的粘帖复制,但还是感觉应该找到更好的解决途径:另外当一个应用程序中包含多个文件夹时通常要在每个目录下创建一个Makefile,当有数十个文件夹时,要创建如此多的Makefile也是不胜其烦.那么为什么不用automake呢,诚然,对于一个很大的工

makefile实例(2)-多个文件实例

1,源文件依赖关系 defs.h command.h buffer.h main.cpp * util.cpp * kde.cpp * * command.cpp * * display.cpp * * insert.cpp * * search.cpp * * files.cpp * * * 2, 源文件 因为这里只是想做一下简单测试,所以很多源文件的内容都是空的. [[email protected] 1-makefile]#head *.h ==> buffer.h <== #pragm

Makefile 实例实践

本文为原创文章,转帖需指明该文链接 目录结构如下: comm/inc/apue.h comm/errorhandler.c atexit.c Makefile 文件内容如下: apue.h 1 #include <stdio.h> 2 #include <stdlib.h> 3 #include <string.h> 4 #include <errno.h> //for definition of erron 5 #include <stdarg.h&

makefile实例(3)-多个文件实例优化

我们先看一下make是如何工作的在默认的方式下,也就是我们只输入make命令.那么,1.make会在当前目录下找名字叫“Makefile”或“makefile”的文件.2.如果找到,它会找文件中的第一个目标文件(target),在上面的例子中,他会找到“edit”这个文件,并把这个文件作为最终的目标文件.3.如果edit文件不存在,或是edit所依赖的后面的 .o 文件的文件修改时间要比edit这个文件新,那么,他就会执行后面所定义的命令来生成edit这个文件.4.如果edit所依赖的.o文件也

makefile 编写要点

#PS:请尊重原创,不喜勿喷 #PS:要转载请注明出处,本人版权所有 #PS:这个只是  <  我自己    >理解,如果和你的原则相冲突,请 谅解,勿喷 最近整理自己的文件时,发现由于太懒的原因,很多资料都来不及整理就忘掉了,很可惜,所以,在整理Makefile时,就把自己作为新手,编写makefile的一些疑问立即写下来. 1 变量赋值 varname= 是最基本的赋值 varname:= 是覆盖之前的值 varname?= 是如果没有被赋值过就赋予等号后面的值 varname+= 是添加

Linux下C/C++程序开发管理(makefile)

一.引言          从我们刚开始编写一个简单的C/C++ "Hello,World!",到将其编译.运行处结果—这部分工作IDE(集成开发环境)帮我们做了,包括语法错误检查,编译,调试,执行二进制程序.大部分时间我们只关注程序代码本身的编写,如何在Linux下对C/C++源代码的      进行有效管理,包括编译.链接.调试,make工具可以帮助我们完成这部分的工作. 二.从“Hello,World”说起 1.执行单个源文件  一个编写好的C或C++代码源程序需要通过编译.链接

一个通用的Makefile

一 makefile的作用 Makefile是用于自动编译和链接的,一个工程有很多文件组成,每一个文件的改变都会导致工程的重新链接,但是不是所有的文件都需要重新编译,Makefile中记录有文件的信 息,在make时会决定在链接的时候需要重新编译哪些文件.Makefile的宗旨就是:让编译器知道要编译一个文件需要依赖其他的哪些文件.当那些依赖文件有了改变,编译器会自动发现最终的生成文件已经过时,而应该重新编译相应的模块. makefile带来的好处就是—"自动化编译",一旦写好,只需要