Makefile的引入及规则

ARM裸机1期加强版视频课程配套WiKi第9课第5节_Makefile的引入及规则。

文字不能完全替代视频,所以如果你看了这些文章不太懂,建议购买视频进一步学习。

视频购买地址:100ask.taobao.com。

使用keil, mdk, avr等工具编译程序时点点鼠标就可以,它的内部机制是什么?它怎么组织管理程序?怎么决定编译哪一个文件?

答:实际上keil等IDE开发工具管理程序的内部机制也是Makefile,在linux下开发裸板程序的时候,使用Makefile组织管理这些程序,本节讲解Makefile最基本的规则。

Makefile要做什么事情呢? 组织管理程序和文件,不妨写一个小程序实验:

文件a.c

#include <stdio.h>

int
main()

{

func_b();

return 0;

}

文件b.c

#include
<stdio.h>

void
func_b()

{

printf("This is B\n");

}

编译:

gcc -o test
a.c b.c

运行:

./test

结果:

This is B

gcc -o test
a.c b.c这条命令虽然简单,但是它完成的功能不简单。

来看看它做了哪些事情。

我们知道.c程序 –> 得到可执行程序

要经过四个步骤:

1.预处理

2.编译

3.汇编

4.链接

我们经常把前三个步骤统称为编译。具体分析这条命令:gcc -o test
a.c b.c

它们要经过下面几个步骤:

1).对于a.c执行:预处理 编译 汇编 的过程,a.c –>xxx.s –>xxx.o 文件。

2).对于b.c执行:预处理 编译 汇编 的过程,b.c –>yyy.s –>yyy.o 文件。

3).最后:xxx.o和yyy.o链接在一起得到一个test应用程序。

提示:gcc -o test a.c b.c -v :加上一个‘-v’选项可以看到它们的处理过程

第一次编译a.c得到xxx.o文件,这合乎情理, 执行完第一次之后,如果修改a.c ,又再次执行:gcc -o test a.c b.c,对于a.c应该重新生成xxx.o,但是对于b.c,又会重新编译一次,这完全没必要:b.c根本没有修改,直接使用第一次生成的yyy.o文件即可。

以上,不用Makefile的缺点:对所有的文件都会再处理一次,即使b.c没有经过修改,b.c也会被重新编译一次, 当文件比较少时,没什么问题,文件非常多的时候,编译的效率会很低。

如果文件非常多的时候,只是修改了一个文件,所有文件都会被重新编译一次,编译的时候就会需要很长时间。

对于这些源文件,我们应该分别处理,执行:预处理 编译 汇编 ,先分别编译它们,最后再把它们链接在一起,比如:

编译:

gcc -o a.o a.c

gcc -o b.o b.c

链接:

gcc -o test
a.o b.o

比如:上面的例子,当我们修改a.c之后,a.c会重新编译, 然后再把它们链接在一起就可以,b.c 不需要重新编译。

问题又来了,怎么知道哪些文件被更新了/被修改了?

比较时间:比较a.o和a.c的时间,如果a.c的时间比a.o的时间更加新的话,就表明a.c被修改了。

同理,b.o和b.c也会进行同样的比较。比较test和a.o, b.o的时间,如果a.o或者b.o的时间比test更加新的话,就表明应该重新生成test。

Makefile 就是这样做的。

现在写出一个简单的Makefile:

makefie最基本的语法是规则,规则:

目标 : 依赖1 依赖2 …

[TAB]命令

当“依赖”比“目标”新,执行它们下面的命令。我们把上面三个命令写成makefile规则,如下:

test :a.o b.o //test是目标,它依赖于a.o b.o文件,一旦a.o或者b.o比test新的时候,需要执行下面的命令,重新生成test可执行程序。

gcc -o test
a.o b.o

a.o : a.c
 //a.o依赖于a.c,当a.c更加新的话,执行下面的命令来生成a.o

gcc -c -o a.o
a.c

b.o : b.c
 //b.o依赖于b.c,当b.c更加新的话,执行下面的命令来生成b.o

gcc -c -o b.o
b.c

来做一个实验:

在该目录下写一个Makefile文件:

文件:Makefile

test:a.o b.o

gcc -o test a.o b.o

a.o :
a.c

gcc -c -o a.o a.c

b.o : b.c

gcc -c -o b.o b.c

上面是makefile中的三条规则。makefile就是名字为“makefile”的文件。当我们编译程序时,直接执行make命令即可,一执行make命令它会生成第一个目标test可执行程序, 如果发现a.o 或者b.o没有,会先生成a.o或者b.o,发现a.o依赖a.c,有a.c但是没有a.o,它会认为a.c比a.o新,则执行它们下面的命令来生成a.o,同理,b.o和b.c的处理关系也是这样的。

如果修改a.c ,再次执行make,它的本意是想生成第一个目标test应用程序, 它需要先生成a.o, 发现a.o依赖a.c(假设我们修改了a.c),发现a.c比a.o更加新,就会执行gcc -c -o a.o
a.c命令生成a.o文件。b.o依赖b.c,发现b.c并没有被修改,则不会执行gcc -c -o b.o b.c来重新生成b.o文件。

现在a.o b.o都有了,其中的a.o比test更加新,就会执行gcc -o test a.o b.o重新链接得到test可执行程序。所以当执行make命令,则会执行下面两条命令:

gcc -c -o a.o
a.c

gcc -o test
a.o b.o

第一次执行make的时候,会执行下面三条命令(三条命令都执行):

gcc -c -o a.o
a.c

gcc -c -o b.o
b.c

gcc -o test
a.o b.o

再次执行make 会有下面的提示:

make: `test`
is up to date.

再次执行make 会判断Makefile文件中的依赖,发现依赖没有更新,所以目标文件就不会重新生成,于是有上面的提示。当我们修改a.c后,重新执行make会执行下面两条指令:

gcc -c -o a.o
a.c

gcc -o test
a.o b.o

同时修改a.c b.c,执行make则会执行下面三条指令。

gcc -c -o a.o
a.c

gcc -c -o b.o
b.c

gcc -o test
a.o b.o

a.c文件被修改了,重新编译生成a.o,

b.c被修改了,重新编译生成b.o,

a.o, b.o都更新了,则重新链接生成test可执行程序,makefile的规则其实不难.

规则是Makefie的核心,执行make命令的时候,会在当前目录下找到名为:Makefile的文件,根据里面的内容来执行里面的判断/命令

原文地址:https://www.cnblogs.com/weidongshan/p/8796968.html

时间: 2024-08-08 06:45:25

Makefile的引入及规则的相关文章

Makefile例子引入

Makefile规则 target ... :prerequisites... command target就是一个目标文件,可以是object file,也可以是可以执行文件,也可以是一个标签 prerequisites就是要生成那个target所需要的文件或者目标文件 command就是make执行的命令的,任意的shell命令 target依赖于prerequisites,其生成规则定义在command中. prerequisites中如果有一个规则以上的文件比target文件要新的话,c

Linux makefile教程之书写规则三[转]

书写规则———— 规则包含两个部分,一个是依赖关系,一个是生成目标的方法.在 Makefile中,规则的顺序是很重要的,因为,Makefile中只应该有一个最终目标,其它的目标都是被这个目标所连带出来的,所以一定要让make知道你的最终目标是什么.一般来说,定义在Makefile中的目标可能会有很多,但是第一条规则中的目标将被确立为最终的目标.如果第一条规则中的目标有很多个,那么第一个目标会成为最终的目标.make所完成的也就是这个目标. 好了,还是让我们来看一看如何书写规则. 一.规则举例fo

Makefile详解--隐含规则

Makefile详解--隐含规则(转) Makefile系列文章,这里有个前辈连续洗了一个系列来介绍,共有26篇博客文章. http://www.cppblog.com/ivenher/archives/2007/04.html Makefile隐含规则 ———— 在我们使用Makefile时,有一些我们会经常使用,而且使用频率非常高的东西,比如,我们编译 C/C++的源程序为中间目标文件(Unix下是[.o]文件,Windows下是[.obj]文件).本章讲述的就是一些在Makefile中的“

Linux makefile教程之隐含规则九[转]

隐含规则 ———— 在 我们使用Makefile时,有一些我们会经常使用,而且使用频率非常高的东西,比如,我们编译C/C++的源程序为中间目标文件(Unix下是[.o] 文件,Windows下是[.obj]文件).本章讲述的就是一些在Makefile中的“隐含的”,早先约定了的,不需要我们再写出来的规则. “隐含规则”也就是一种惯例,make会按照这种“惯例”心照不喧地来运行,那怕我们的Makefile中没有书写这样的规则.例如,把[.c]文件编译成[.o]文件这一规则,你根本就不用写出来,ma

Makefile编写 五 隐含规则

隐含规则———— 在我们使用Makefile时,有一些我们会经常使用,而且使用频率非常高的东西,比如,我们编译C/C++的源程序为中间目标文件(Unix下是[.o]文件,Windows下是[.obj]文件).本章讲述的就是一些在Makefile中的“隐含的”,早先约定了的,不需要我们再写出来的规则. “隐含规则”也就是一种惯例,make会按照这种“惯例”心照不喧地来运行,那怕我们的Makefile中没有书写这样的规则.例如,把[.c]文件编译成[.o]文件这一规则,你根本就不用写出来,make会

[转]makefile文件的编写规则及实例

http://xueqi.iteye.com/blog/1567866 1.一个简单的makefile例子 假设一个程序有两个文件file1.c,file2.c,每个文件都包含head.h,生成file可执行文件 file:file1.o file2.o                  附属行(文件的依存关系) gcc -o file1.o file2.o            命令行 file1.o:file1.c head.h gcc -c file1.c file2.o:file2.c

Linux下GCC和Makefile实例(从GCC的编译到Makefile的引入)

一.确认已经装好了GCC和Make的软件包 可以使用whereis命令查看: 如果whereis  gcc和whereis  make命令有结果,说明安装了这两个软件,可以继续往下做. 二.使用GCC编译运行一个HelloWorld程序(只涉及单个文件) 可以在任何一个目录编写C程序然后编译运行,我这个实例在自己主目录进行: 然后就进入了编写程序的界面: 按下键盘”i”进入编辑界面,然后输入程序: 按ESC(进入命令行模式),然后输入”:wq”,冒号表示开始输入命令,字母w代表保存文件,字母q代

很详细、很移动的Linux makefile教程:介绍,总述,书写规则,书写命令,使用变量,使用条件推断,使用函数,Make 的运行,隐含规则 使用make更新函数库文件 后序

很详细.很移动的Linux makefile 教程 内容如下: Makefile 介绍 Makefile 总述 书写规则 书写命令 使用变量 使用条件推断 使用函数 make 的运行 隐含规则 使用make更新函数库文件 后序 近期在学习Linux下的C编程,买了一本叫<Linux环境下的C编程指南>读到makefile就越看越迷糊,可能是我的理解能不行. 于是google到了以下这篇文章.通俗易懂.然后把它贴出来,方便学习. 后记,看完发现这篇文章和<Linux环境下的C编程指南>

自动构建Makefile(1)--C/C++编译流程&amp;Makefile规则简介

前言: 大家在Windows上使用VS构建C/C++程序时,不需要自己编辑略显晦涩的Makefile文件,而对于初学者而言, 他们甚至没意识到它的存在.VS是自动生成Makefile文件, 并构建工程项目的.不可否认Visual Studio做为一款全能的IDE,它帮开发者做了很多工作,也降低了C/C++的门槛,意义非常的重大. 但作为进阶的C/C++开发者, 你是有必须了解底层编译和链接原理的. 让我们来梳理下C/C++的编译链接过程,并回顾Makefile的编写规则,最后让我们来尝试实现自动