重归FPGA/ASIC之序言

当年读硕士,做的是FPGA图像融合,用的是友晶DE2-70开发板,记得当时还是非常喜欢FPGA的,常常为解决一个问题独自待到半夜。最后课题做的还算不错,因为组里以前没有师兄做过,基本上是自己现学现用,倒也充实。10年毕业找工作,看着房价,想着家里,心思有点重,没和同学一起进京,踏上了曾祖父当年的老路,去了东北某研究所。我们那不叫闯关东,叫下关东。

来到所谓的军工所,当了一名电子类研究实习员,两年后成了助研。过的马马虎虎,技术都是几年前的,强电弱电都有涉及,有时还有简单的机械制图,基本的光学知识,零星的几个项目才能锻炼曾经的C++编程。做过大小七八个项目,也都算是很圆满的完成,其中自己负责编的几个软件运行也都没有问题,关键是现场调试时解决了一个很多项目遗留下的一个难题。工作期间的经历也算磨练人,明白了关键还是得靠自己。工作两年,颈椎也不好了,最后半年萌生去意,结果13年来了德国读博。

在德国读博,其实就是一份工作。而对自己却是一种磨练,首先是语言,不停的恶补英语,从刚来的听说皆不顺到现在基本能听懂,交流没问题。其次是课题,科研嘛,就是做你没做过的,交叉学科,做的云里雾里。努力了两年,心中早已厌倦,唯一坚持的就是拿个学位,回国去末流高校混个老师当。可惜就是难遂人愿,去年被通知项目没钱了,无法继续资助了,至今仍记得自己当时,脑袋忽的空了。现在冷静了也不想吐槽老板了,相近的另一个职位,费了一年半时间招了两次人,结果都是待了三个月后就主动离职了,课题做了一年换了个方向,去年还让我写该方向的Motivation,一直说我on the right way,结果上面下来的评价结果老板也没料到,然后才说我做的不够好,算是理由吧,就不说啥了。其实自己也曾想离开过,一直没有勇气,是遗憾或机会还是留待以后验证吧。

失业的三个月,茫然不知所措,既有一事无成的悔恨,也有命运捉弄的不甘。只能随着时间的推移慢慢的冷静冷静,还好同事们都很友好,张罗着看足球、冰球,不断鼓励我去解决当前的困境,有时觉着真想回家种田去,办个家庭有机农场什么的。后来回想自己这些年的经历,觉得还是读研时最快乐,做的东西是发自内心的喜欢,于是决定选择FPGA,或是ASIC,或是IC。想好了方向,路还得靠自己走,艰辛就不在此诉说了。最后由于方向、签证、语言等的原因,只找了六个月的实习工作,做ASIC相关的工作。

公司里用的是VHDL,或者说欧洲普遍都用VHDL。而自己当年大三时学过一点VHDL,研究生用的主要还是Verilog。为了不让自己再狼狈些,不让自己再一事无成些,于是自费买了友晶的DE2,努力回忆当年的FPGA;路上来回四小时的奔波,拼命学着德语;公司里争分夺秒,啃着新的ASIC;晚上偷闲写点博客,总结最基础的VHDL。

希望用这6个月,26个星期,来记录自己的所学所悟,所得所想,纪念在德国混迹的时光,时刻提醒自己,逝者如斯,生无所息。最后长叹一声,潦倒至此者,恐天下唯我尔。

时间: 2024-11-15 20:50:01

重归FPGA/ASIC之序言的相关文章

【转载】 Jointwave零延时视频传输for FPGA/ASIC进入军工领域

半导体知识产权H.264/H.265 硅IP核供应商Jointwave公司的发布了一系列视频编解码RTL IP核,已经成功应用于军事工业领域的指挥作战,无人机UAV控制,航空和航天摄像机,视频记录黑匣子等应用 这些IP核对应技术特性如下:第一个特性是视频编码器和视频解码器配合工作可实现零延时视频传输系统,也只有实现了零延时才能应用到军事指挥作战和UAV & Avionics控制领域.第二特性是视觉无损,1路高清画面1080P@60FPS无压缩数据量是3Gbps,采用H.264 Intra onl

CPLD FPGA ASIC的概念

ASIC: 目前,在集成电路界ASIC被认为是一种为专门目的而设计的集成电路.是指应特定用户要求和特定电子系统的需要而设计.制造的集成电路.ASIC的特点是面向特定用户的需求,ASIC在批量生产时与通用集成电路相比具有体积更小.功耗更低.可靠性提高.性能提高.保密性增强.成本降低等优点. ASIC分为全定制和半定制.全定制设计需要设计者完成所有电路的设计,因此需要大量人力物力,灵活性好但开发效率低下.如果设计较为理想,全定制能够比半定制的ASIC芯片运行速度更快.半定制使用库里的标准逻辑单元(S

浅谈用ModelSim+Synplify+Quartus来实现Altera FPGA的仿真

浅谈用ModelSim+Synplify+Quartus来实现Altera FPGA的仿真 工作内容: Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器.它采用直接优化的编译技术.Tcl/Tk技术.和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件. Synplify.S

FPGA设计中遇到的奇葩问题之“芯片也要看出身”(一)

摘要: 昨夜西风凋碧树.独上高楼,望尽天涯路 2000年的时候,做设计基本都是使用Xilinx公司的Virtex和Virtex-E系列芯片.那时候Altera技术实力还比较弱,基于Altera的芯片做设计是要被大家diss的. 昨夜西风凋碧树.独上高楼,望尽天涯路 2000年的时候,做设计基本都是使用Xilinx公司的Virtex和Virtex-E系列芯片.那时候Altera技术实力还比较弱,基于Altera的芯片做设计是要被大家diss的.某天晚上大概十点多了吧,我正如痴如醉的沉浸在编码的快感

我眼中的运维

一· Linux系统 Linux内核 服务器搭建 Python Shell Php Tcp/IP Mysql Nosql 二 生产者消费者模型 varnish Varnish是一款高性能的开源HTTP加速器,挪威最大的在线报纸 Verdens Gang 使用3台Varnish代替了原来的12台Squid,性能比以前更好. voip VoIP(Voice over Internet Protocol)简而言之就是将模拟信号(Voice)数字化,以数据封包(Data Packet)的形式在IP网络(

OpenCL学习笔记(一):摩尔定律、异构计算与OpenCL初印象

关于摩尔定律: 摩尔定律1965年提出,晶体管密度是按照每年翻倍发展的,之后的趋势也是这样--每一代芯片的的时钟频率提高50%,而同时工艺节点减小了0.3,功耗密度翻倍(保持功耗相同的情况下,面积0.7*0.7=0.49,因此提高频率使得性能提升了):而在2000年中期之后,出现了物理尺寸更小的器件,意味着,我们没有办法保持功耗密度不变,而同时提高频率,结果我们看到自此之后,时钟频率并没有显著提高,需要通过并行来提高性能,所以多核CPU流行起来.即使是最基本的处理器,超标量和无序指令执行等高级体

ModelSim仿真入门 精讲

ModelSim仿真入门之一:软件介绍 编写这个教程之前,为了让不同水平阶段的人都能阅读,我尽量做到了零基础入门这个目标,所有的操作步骤都经过缜密的思考,做到了详细再详细的程度. 如果您是FPGA开发方面的初学者,那么这个教程一定能够帮助你在仿真技术上越过新人的台阶:如果您是FPGA开发的老手,这篇文档也并非对您没有帮助,您可以把教程发给其他刚入门的同事,免去您亲自上阵指导的麻烦,把主要的精力放在更有价值的地方. 一.FPGA设计仿真验证简介 严格来讲,FPGA设计验证包括功能仿真.时序仿真和电

对Verilog 初学者比较有用的整理(转自它处)

对Verilog 初学者比较有用的整理(转自它处) ******************************************************************************************************************** *作者: Ian11122840    时间: 2010-9-27 09:04                                                                   

深度学习成长的烦恼

深度学习成长的烦恼 [编者按]深度学习尽管对当前人工智能的发展作用很大,然而深度学习工作者并非一帆风顺.Chris Edwards发表于Communications of the ACM的这篇文章,通过不同的深度学习研究人员的现身说法,列举了深度学习在不同场景下面临的一些挑战以及目前的解决方案.CSDN翻译此文,希望对国内深度学习从业者有借鉴意义. 理论和计算机硬件的进步促使神经网络成为在线服务的核心部分,如微软的Bing,采用神经网络驱动图像搜索和语音识别系统.这些公司提供这样的能力是希望在未