关于ZEDboard

核心芯片:核心ZYNQ XC7Z020CLG484

双核Cortex-A9 MPcore,主频达到667MHz,板载512MB内存

[email protected]的电源适配器

使用的SD卡中预装了Linaro系统,这是一个为ARM SoC定制的开源Linux系统

不同的是ARM PS是可配置,因而硬件信息是不固定的。这也是zynq灵活性的一个表现

Zedboard与Zybo都是上海德致伦(Digilent )公司推出的基于Xilinx Zynq?-7000系列的开发平平台。

其中Zedboard可以运行基于Linux,Android,Windows?或其他OS/ RTOS的设计。此外,可扩展接口使得用户可以方便访问处理系统和可编程逻辑。Zynq-7000 EPP将ARM?处理系统和与Xilinx 7系列可编程逻辑完美地结合在一起,可以创建独特而强大的设计。

而ZyBo是一款超低价格的Zedboard替代品,适合用于不需要高密度FMC接口的设计,同时也兼顾了大量的处理性能以及Zynq AP SoC架构的可扩展性。

SNOWLeo开发板则也是采用Xilinx Zynq- 7000 All Programmable SoC平台,将ARM处理器和 FPGA 架构紧密集成。通过配套的设计工具,帮助嵌入式软件设计人员充分 发挥软硬件协同优势,实现超越传统架构的创新设计。

版权声明:本文为博主原创文章,未经博主允许不得转载。

时间: 2024-11-10 10:11:05

关于ZEDboard的相关文章

zedboard如何从PL端控制DDR读写(一)

看了一段时间的DDR手册,感觉大体有一点了解了,想要实际上板调试,然而实验室可用的开发板不多,拿了一块zynq板看了看,DDR确实有,但是已经集成了控制器,而且控制器还放到了PS端,PL只能通过AXI接口访问.     无奈另外两块开发板也这样,索性就用AXI去控制吧,正好还能再复习一遍AXI. 先简单介绍一下zynq,其全称是ZedBoard Zynq Evaluation and Development Kit  , FPGA芯片型号为xc7z020clg484-1. 片内包含一个丰富特性的

zedboard中断实现

关于zedboard中断的博客 http://m.blog.csdn.net/blog/oxp7085915/17378687 http://www.tuicool.com/articles/mY3qIvi 在系统编程的中断处理程序,也称为中断服务例程(ISR),在微控制器固件,操作系统回调子例程,或设备驱动器,其执行是由一个硬件中断的接收触发.中断处理程序中有大量的功能,这些功能的基础上的原因而变化的中断生成和速度时,中断处理程序完成其任务. 中断处理程序是事件处理程序的一个低级别的对应.这些

基于Vivado HLS在zedboard中的Sobel滤波算法实现

 基于Vivado HLS在zedboard中的Sobel滤波算法实现 平台:zedboard  + Webcam 工具:g++4.6  + VIVADO HLS  + XILINX EDK + XILINX SDK 系统:ubuntu12.04 总体设计思路 sobel 算法理论基础       索贝尔算子(Sobel operator)主要用作边缘检测,在技术上,它是一离散性差分算子,用来运算图像亮度函数的灰度之近似值.在图像的任何一点使用此算子,将会产生对应的灰度矢量或是其法矢量. 该

Zedboard ethernet 网络设置

Zedboard自带有一颗ethernet PHY,Marvell 88E1518.在Zedboard自带的SD卡中已经包含有驱动,通过简单的设置即可联网.不过由于自己用的电脑是绑定mac地址的,设置起来多了几步. sudo ifconfig eth0 down sudo ifconfig eth0 hw ether AA:BB:CC:DD:EE:FF # reset the mac address sudo ifconfig eth0 up sudo dhclient eth0 # set d

小白初学zedboard 2

继续之前的问题.. 查了一些资料,其中zhaoyongke的博客http://www.openhw.org/zhaoyongke/blog/13-04/293202_a1698.htmlAXI总线学习中 提到: ARM将用户自定义IP编入某一地址进行访问,读写时就像在读写自己的片内RAM,编程也很方便,开发难度较低.代价就是资源占用过多,需要额外的读地址线.写地址线.读数据线.写数据线.写应答线这些信号线,而且传输速度受限(主要是因为采用AXI-GP物理接口,带宽很低). 我这种应用 用AXI4

一步一步学ZedBoard & Zynq(四):基于AXI Lite 总线的从设备IP设计 转载

文章来源 http://www.cnblogs.com/surpassal/archive/2012/10/09/Zynq_Lab4.html 本小节通过使用XPS中的定制IP向导(ipwiz),为已经存在的ARM PS 系统添加用户自定IP(Custom IP ),了解AXI Lite IP基本结构,并掌握AXI Lite IP的定制方法,为后续编写复杂AXI IP打下基础.同时本小节IP定制方法同样适用于MicroBlaze处理系统. 本小节定制的是简单LED的IP,只有一个数据寄存器,向其

实验 使用 vivado zedboard GPIO 开关 开控制 LED

前面我做了几个实验 都没有用过 开关,这一次用一用 发现 vivado 真的挺方便 所以 使用 vivado 开发 1.建工程 我使用 vivado 2013.4 创建新工程 –> next –>next 勾选 Do not specify sources at this time   //这样跳过后面两个添加文件页面 选择 board –> zedboard –>next –>finsh 就创建完了. 2.PL端 IP核添加与连线 创建一个空的 Diagram Create

Zedboard CROSS_COMPILE配置

1. 安装 Ubuntu,可以用VM或者VBox,自己用的是VBox.如果是单系统最好. 2. 两种方法可以建立交叉编译环境,一种是安装完整的vivado+sdk,这样整个开发编译过程都可以在Ubuntu内进行,另一种只是安装Xilinx的编译器 a. 安装vivado+sdk可以在Xilinx网站上下载安装文件,按部就班即可,与Windows下类似. b. 安装交叉编译器可以通过这个链接 xilinx-2011.09-50-arm-xilinx-linux-gnueabi.bin chmod

小白初学zedboard 1 (遇到问题求教)

到网上查了一下,zedboard的资料好多,也看了好多,但还是不知道从哪入手...一步一步试着做好了,错了再纠正. 首先,我想先做PL实现读写DDR3. 参见:@超群天晴 http://www.cnblogs.com/surpassal/ 使用自带外设IP让ARM PS访问FPGA,我是想实现FPGA访问DDR3.都是使用自带外设IP进行通信,应该差不多.所以试着做,如下:(将步骤写在下面,犯的错误也容易发现) 1. 创建硬件工程:按照一步一步学zedboard & zynq(三) 启动XPS,

Zedboard安装桌面系统ubuntu及opencv(1)

最近一直在搞板子,想帮Zedboard安装一个opencv谁知道困难重重,而且网络几乎没有任何资料可以参考,只有陆佳华的<嵌入式软硬件协同设计实战指南>可以参考. 但是这本书讲得不清不楚,出现非常多的问题.下面把我的经验和大家分享一下 1.构建Linux系统 采用的系统与书上的并不一致,这本书的镜像只给我弹双企鹅就一直不动了,实在可气. 所以采用xillinux系统.传送门 http://xillybus.com/xillinux 网站上面已经说得很清楚了,不过我知道你们都不想看英文,我姑且翻