如何用TDR来测试PCB板的线路阻抗

隔壁小王已经讲了TDR的原理以及如何确定TDR的分辨率。那么,我们要正确测量PCB板上的线路阻抗,还有哪些需要注意的地方呢?

1、 阻抗测试的行业标准

之前贴过好多张阻抗测试的图片,重新再贴一张给大家看看。阻抗并不是想象中稳定的直线,而是波澜起伏。在前端和后端会受到探头或者开路的影响,中间由于生产制程的关系,也会有波动。

那么,我们怎么判断测试结果呢?怎么确定生产的PCB阻抗是否满足要求呢?首先来看看IPC规范,IPC2557A建议的测量区间是DUT的30%~70%区间。

再来看看Intel以及现在主流板厂的测试习惯,为了避开Launch区域以及反射区域的影响,测试区间建议是DUT的50%到70%区域。

用TDR来测试线路阻抗,我们首先要了解测试区间的要求,才能准确理解测量得到的结果。

2、探头对阻抗测试结果的影响

通常来说,TDR测试的时候,会用以下几种探头:

其中,板厂通常会用手持探棒点测,Probe的影响呈现感性。SI实验室常用SMA来连接测试线缆,SMA在阻抗测试中可能呈现容性。两种探头对测试结果的影响如下图所示:

由于Probe的感性或者容性影响,最终DUT的测试结果会有一点点的偏差。

时间: 2024-11-06 23:03:52

如何用TDR来测试PCB板的线路阻抗的相关文章

怎样做一块好的PCB板

大家都知道理做PCB板就是把设计好的原理图变成一块实实在在的PCB电路板,请别小看这一过程,有很多原理上行得通的东西在工程中却难以实现,或是别人能实现的东西另一些人却实现不了,因此说做一块PCB板不难,但要做好一块PCB板却不是一件容易的事情.微电子领域的两大难点在于高频信号和微弱信号的处理,在这方面PCB制作水平就显得尤其重要,同样的原理设计,同样的元器件,不同的人制作出来的PCB就具有不同的结果,那么如何才能做出一块好的PCB板呢?根据我们以往的经验,想就以下几方面谈谈自己的看法: 一:要明

PCB板焊盘不容易上锡的原因?

大家都知道PCB板焊盘不容易上锡会影响元器件贴片,从而间接导致后面测试不能正常进行.这里就给大家介绍下PCB焊盘不容易上锡的原因都有哪些?希望大家制作和使用时可以规避掉这些问题,把损失降到最低. 第一个原因是:我们要考虑到是否是客户设计的问题,需要检查是否存在焊盘与铜皮的连接方式会导致焊盘加热不充分.第二个原因是:是否存在客户操作上的问题.如果焊接方法不对,那么会影响加热功率不够.温度不够,接触时间不够造成的.第三个原因是:储藏不当的问题.①一般正常情况下喷锡面一个星期左右就会完全氧化甚至更短②

如何用ping来测试Azure虚机网络延迟的监测工作

ping操作是大家非常熟悉的测试网络连通性和延迟的操作,之前曾经听到有客户用不能"ping"通azure虚机来说事.因为客户需要能够实现对网络延迟的监测.而在windows Azure上我们是无法使用ping从外部监测Azure上的虚拟机,也无法从Azure虚拟机监测外部延迟的.因为ping基于ICMP协议,在WindowsAzure上,所有服务的对外接口都仅支持TCP和UDP协议.其实,我们可以做到实现对网络延迟的监测.微软technet提供了一个工具叫psping.可以从这里下载h

PCB_<2>PCB板的覆铜以及泪滴

1.将之前做的pcb板打开,将他布线在同一个面上 都是一样的线就是在一个面上 2.先补泪滴 完成补泪滴 3.覆铜 完成

PCB板蛇形走线有什么作用

PCB上的不论什么一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿"同一组相关"信号线中延时较小的部分,这些部分一般是没有或比其他信号少通过另外的逻辑处理:最典型的就是时钟线.通常它不需经过不论什么其他逻辑处理.因而其延时会小于其他相关信号. 快速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过14时钟周期,单位长度的线延迟差也是固定的,

PCB板的线宽、覆铜厚度与通过的电流对应的关系

1英尺=12英寸1英寸inch=1000密尔mil1mil=25.4um =0.0254mm1mil=1000uin   mil密耳有时也成英丝1um=40uin(有些公司称微英寸为麦,Es-- 保护版权!尊重作者!本文来自: 热点频道(http://www.fm898.net)--其实是微英寸)1OZ=28.35克/平方英尺=35微米 PCB板铜箔载流量                                 铜箔宽度   铜箔厚度    70um        50um       

Altium Designer设计PCB板之“精神”

通过一小段时间的练习,感觉先领悟设计PCB板的“精神”更加重要.在这里,我指的“精神”是指PCB板中涉及的元器件原理图及其封装设计.当然,设计PCB板还有其他方面重要的精神需要掌握.本文所提到的“精神”是画PCB板的基础.只要有这个“精神”在,你就大概能够画画板子啦(画的好不好另当别论). 一个电路是由诸多元器件组成的,其中有些元器件是可以在官方提供的库或第三方的库找到,另外的就需要自己设计啦.如果你不知道如何去设计在库中找不到的元器件,你就会无从下手.下边我们就来看看如何设计元器件吧(软件版本

PCB板层介绍

TopLayer(顶层)画出来的线条是红色,就是一般双面板的上面一层,单面板就用不到这层. BottomLayer(底层)画出来的线条是蓝色,就是单面板上面的线路这层. MidLayer1(中间层1)这个是第一层中间层,好像有30层,一般设计人员用不到,你先不用管他,多面板时候用的.默认在99SE中不显示,也用不到. Mechanical Layers(机械层)(紫红色)用于标记尺寸,板子说明,在PCB抄板加工的时候是忽略的,也就是板子做出来是看不出来的,简单点式注释的意思. Top Overl

PCB板上镀镍厚度

PCB制造工业由于成本.周期时间和材料兼容性的原因,对减少沉淀在电路板上的镍的数量感兴趣.最小镍的规格应该帮助防止铜对金表面的扩散.保持良好的焊接点强度.和较低的接触电阻.最大镍的规格应该允许板制造的灵活性,因为没有严重的失效方式是与厚的镍沉淀有关的.      对于大多数今天的电路板设计,2.0µm(80µinches)的非电解镍涂层是所要求的最小镍厚度.在实际操作中,在PCB的一个生产批号中将使用一个范围的镍厚度(图二).镍厚度的变化将是浸浴化学品特性的变化和自动起吊机器的驻留时间的变化结果