静态SRAM芯片工作原理

下面谈谈当存储字节的过程是怎样的:下面的示意图显示的也仅仅是最简单状态下的情况,当内存条上仅剩一个RAM芯片的情况。对于X86处理器,它通过地址总线发出一个具有22位二进制数字的地址编码--其中11位是行地址,11位是列地址,这是通过RAM地址接口进行分离的。行地址解码器(row decoder)将会首先确定行地址,然后列地址解码器(column decoder)将会确定列地址,这样就能确定唯一的存储数据的位置,然后该数据就会通过RAM数据接口将数据传到数据总线。

需要注意的是RAM内的部存储信息的矩阵并不是一个正方形的,也就是行和列的数目不是相同的--行的数目比列的数目少(DRAM)。

下面的示意图概括了一个基本的SRAM芯片存储器是如何工作的。SRAM是“staTI RAM(静态随机存储器)”的简称,命名主要是因为当数据被存入其中后不会消失(同DRAM动态随机存储器是不同,DRAM必须在一定的时间内不停的刷新才能保持其中存储的数据)。

一个SRAM单元一般由4-6只晶体管所组成,当这个SRAM单元被赋予0或1的状态之后,它会持续保持这个状态直到下次被赋予新的状态或者断电之后才会更改或者消失。SRAM的速度相对比较快,而且会比较省电,但是存储1bit的信息需要4-6只晶体管制造成本太高了(DRAM只要1只晶体管就可以实现)。
一个SRAM单元——4-6只晶体管——存储1bit的信息

原文地址:https://www.cnblogs.com/sramsun/p/12356818.html

时间: 2024-11-08 23:26:57

静态SRAM芯片工作原理的相关文章

Nand flash 芯片工作原理

Nand flash 芯片型号为 Samsung K9F1208U0B,数据存储容量为 64MB,采用块页式存储管理.8 个 I/O 引脚充当数据.地址.命令的复用端口. 芯片内部存储布局及存储操作特点 一片 Nand flash 为一个设备(device), 其数据存储分层为: 1 设备(Device) = 4096 块(Blocks) 1 块(Block) = 32 页/行(Pages/rows)  ;页与行是相同的意思,叫法不一样 1 块(Page) = 528 字节(Bytes) = 数

FPGA第一篇:SRAM工作原理

一.SRAM概述 SRAM主要用于二级高速缓存(Level2 C ache).它利用晶体管来存储数据.与DRAM相比,SRAM的速度快,但在相同面积中SRAM的容量要比其他类型的内存小. 大部分FPGA器件采用了查找表(Look Up Table,LUT)结构.查找表的原理类似于ROM,其物理结构是静态存储器(SRAM), N个输入项的逻辑函数可以由一个2^N位容量的SRAM实现, 函数值存放在SRAM中,SRAM的地址线起输入线的作用,地址即输入变量值,SRAM的输出为逻辑函数值,由连线开关实

路由器的工作原理,路由表形成,静态路由器原理解封装过程,实际操作(重点5,网路小白必备精品知识)

一.路由器概述主机A想发数据给主机B,这个时候路由器就会选择最佳的相对路径到达主机B,我们把中间这几个路由器看成是一个互联网.二.路由器的工作原理主机A想要给主机B发送数据,必须要有路由表,在网络上主机A和B的地址,路由表当中网段和接口.我们一步步看一看数据是怎么到达主机B的.数据通过S0口到达A路由器,这个时候它查看路由表当中的目标IP网段.这个时候它还是根据目标IP地址去寻找最后这个数据会通过二层数据链路层到我们的主机B,详细讲解请看我之前的博客.三.路由表是怎么形成的首先这是我们新买来的两

SRAM静态随机存储器芯片的读写周期

一.要保证正确地读/写,必须注意CPU时序与存储器读/写周期的配合.一般SRAM存储器芯片手册都会给出芯片读/写周期的时序图. Intel 2114芯片的读.写周期时序如图所示.二. 读周期 SRAM静态随机存储器芯片的读周期 读操作时,必须保证片选信号为低电平,读写信号为高电平.tRC (读周期时间):指对芯片连续两次读操作之间的最小间隔时间.tA (读出时间):从给出有效地址后,经过译码电路.驱动电路的延迟,到读出所选单元内容,并经I/O电路延迟,直到数据在外部数据总线上稳定出现所需的时间.

GPRS的工作原理、主要特点

源:http://blog.csdn.net/sdudubing/article/details/7682467 GPRS的工作原理.主要特点: 引 言 近年来,通信技术和网络技术的迅速发展,特别是无线通信技术的发展,使得电力系统的自动化程度进一步提高.GSM网络出现后,技术人员很快把GSM模块嵌入到各种仪表仪器中,如多功能电能表.故障测录仪.抄表系统和用电负荷监控等,从而使这些仪表仪器具有远程通信功能. GPRS是在现有GSM系统上发展出来的一种新的数据承载业务,支持TCP/IP协议,可以与分

FPAG结构 组成 工作原理 开发流程(转)

FPGA组成.工作原理和开发流程 备注:下面的描述基于ALTERA系列的FPGA芯片,而且是第一次学习FPGA,其中的一部分内容是参考一些资料总结的,个人独特的分析和见解还偏少. 1. FPGA概述 FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL.GAL.EPLD等可编程器件的基础上进一步发展的产物.它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点 2

C51端口结构和工作原理(转)

一.P0端口的结构及工作原理 P0端口8位中的一位结构图见下图:   由上图可见,P0端口由锁存器.输入缓冲器.切换开关.一个与非门.一个与门及场效应管驱动电路构成.再看图的右边,标号为P0.X引脚的图标,也就是说P0.X引脚可以是P0.0到P0.7的任何一位,即在P0口有8个与上图相同的电路组成. 下面,我们先就组成P0口的每个单元部份跟大家介绍一下: 先看输入缓冲器:在P0口中,有两个三态的缓冲器,在学数字电路时,我们已知道,三态门有三个状态,即在其的输出端可以是高电平.低电平,同时还有一种

DMD芯片显示原理的介绍-2016.5.13

DMD精微反射镜面是一种整合的微机电上层结构电路单元 (MEMSsuperstructure cell),它是利用CMOS SRAM记忆晶胞所制 成.DMD上层结构的制造是从完整CMOS内存电路开始,再透过光罩层的使用,制造出铝金属层和硬化光阻层 (hardenedphotoresist) 交替的上层结构,铝金属层包括地址电极 (address electrode).绞链 (hinge).轭 (yoke) 和反射镜,硬化光阻层则 作为牺牲层 (sacrificial layer),用来形成两个空

JVM工作原理学习笔记

首先要了解的 数据类型 Java虚拟机中,数据类型可以分为两类:基本类型和引用类型. 基本类型的变量保存原始值,即:他代表的值就是数值本身:而引用类型的变量保存引用值.“引用值”代表了某个对象的引用,而不是对象本身,对象本身存放在这个引用值所表示的地址的位置.基本类型包括:byte,short,int,long,char,float,double,Boolean,returnAddress引用类型包括:类类型,接口类型和数组. 堆与栈 栈是运行时的单位,而堆是存储的单位.栈解决程序的运行问题,即