晶体振荡电路的应用

  几乎所有的数字时间电路都用到了晶体,以下简述晶体工作原理和应用注意事项。

在芯片如何产生时钟?pin定义有XTAL_IN和XTAL_OUT,其实内部可以等效成一个反相器分析。把反相器进一步等效,可以转化成模拟电路中的振荡三点式。

起振条件和平衡可以参考大学的模拟电子教材。至于起振后的幅度,我找了比较多的书籍都没有详细分析,都是一笔带过或者略。

对于晶体选型,一般考虑“负载电容”、“工作温度范围”和“频率精度”。在工艺上,频率越高的晶体,封装越小。在工业级别的应用,还应该考虑“老化度”。

上图负载电容CL =  C1//C2 + CIN。CIN为芯片内部容值和pcb走线,应该参考芯片规格书估算CIN确认C1和C2,一般情况C1=C2。

在LAYOUT中,晶体应该注意避免摆放在温度变化较大的位置,避免频偏,同时远离干扰源。在4pin封装中,最好把外壳角接地,防止EMI问题。

以下实测一个SOC的晶体波形。

XTAL_IN的波形如下图:

XTAL_OUT的波形如下图:

可以看出XTAL_IN的波形幅度较小,不失真。XTAL_OUT的波形幅度较大,失真。

原因是反相器/晶体管是非线性器件放大产生失真,XTAL_IN经过晶体和电容反馈选频后得到一个不失真的波形。

假设电路A需要用到晶体谐振的频率时,可以把XTAL_IN/XTAL_OUT作为电路A的时钟输入。

1:当电路A的时钟pin输入阻抗较大,可以直接接XTAL_IN输出给A,但保守做法是在XTAL_IN上加缓冲器;

2:当电路A的时钟不要求严格的正弦波时,可以直接接XTAL_OUT输出给A。

时间: 2024-11-10 16:59:56

晶体振荡电路的应用的相关文章

Crystal/DCXO(晶体)与TC-VCXO(晶振)校准过程

AFC校准过程 AFC校准过程  由于GSM手机采用时分多址(TDMA)技术,以不同的时间段即时隙,来区分用户,故手机与系统保持时间同步就显得非常重要.若手机时钟与系统时钟不同步,则会导致手机不能与系统进行正常的通信.在GSM系统中,有一个公共的广播控制信道(BCCH),它包含频率校正信息与同步信息等.手机一开机,就会在逻辑电路的控制下扫描这个信道,从中获取同步与频率校正信息,如手机系统检测到手机的时钟与系统不同步,手机逻辑电路就会调整振荡电路的控制电压.其改变13/26MHz振荡电路中VCO两

晶体谐振器与负载电容的计算

负载电容(load capacitance)常用的标准值有12.5 pF,16 pF,20 pF,30pF,负载电容与石英谐振器一起决定振荡器的工作频率,通过调整负载电容,一般可以将振荡器的工作频率调到标称值. 负载电容和谐振频率之间的关系不是线性的,负载电容变小时,频率偏差量变大:负载电容提高时,频率偏差减小.下图是一个晶体的负载电容和频率的误差的关系图.   图1.晶振误差— 负载电容(22 pF 负载电容) 负载电容的定义 从石英晶体插脚两端向振荡电路方向看进去的全部有效电容为该振荡电路加

单片机引脚介绍

单片机的40个引脚可分为4类:电源.时钟.控制和I/O引脚. 1. 电源: ⑴ VCC - 芯片电源,接+5V:           ⑵ VSS - 接地端: 2. 时钟: XTAL1.XTAL2 - 晶体振荡电路反相输入端和输出端. 3.控制线:控制线共有4根,           ⑴ ALE/PROG:地址锁存允许/片内EPROM编程脉冲                    ① ALE功能:用来锁存P0口送出的低8位地址                    ② PROG功能:片内有EPR

F28335 时钟(转载:http://blog.csdn.net/cherishlei/article/details/8044967)

时钟电路的原理框图 在使用有源晶振作为外部的时钟源时,DSP片内的晶体振荡电路会被旁路,外部的时钟信号有XCLKIN管脚输入DSP.看门狗定时器取OSCCLK信号作为其输入.C28x的内核会将输入的CLKIN信号转换为SYSCLKOUT信号(这就是通常我们提到的那些150MHz的信号).SYSCLKOUT主要用来为DSP片上的一些外设提供时钟信号.按照外设的速率,一般分为需要高速时钟信号HSPCLK(顾名思义即high speed peripheral clock)的外设,如EPWM.ADC等等

51单片机每个引脚功能(摘录)

RST复位输入   用来完成单片机单片机的复位初始化操作 ALE/(30引脚):地址锁存控制信号(ALE)是访问外部程序存储器时,锁存低8位地址的输出脉冲 PSEN :   外部程序存储器选通信号 当AT89C51RC从外部程序存储器执行外部代码时,在每个机器周期被激活两次,而访问外部数据存储器时,将不被激活. EA   :  访问外部程序存储器控制信号 XTAL1(19引脚):振荡器反相放大器和内部时钟发生电路的输入端. XTAL2(18引脚):振荡器反相 放大器的输入端. 锁存器(Latch

有源晶振和无源晶振

有源晶振与无源晶振的比较  无源晶振:就是一个晶体,本身不能振荡,依靠配合其他IC内部振荡电路工作. 有源晶振:晶体+振荡电路,封装在一起.给他供上电源,就有波形输出... 1.无源晶体——无源晶体需要用DSP片内的振荡器,在datasheet上有建议的连接方法.无源晶体没有电压的问题,信号电平是可变的,也就是说是根据起振电路来决定的,同样的晶体可以适用于多种电压,可用于多种不同时钟信号电压要求的DSP,而且价格通常也较低,因此对于一般的应用如果条件许可建议用晶体,这尤其适合于产品线丰富批量大的

点阵游戏机设计报告

京信杯电子设计报告                  题目:A题点阵游戏机                                                队员名单:   2014年12月             目录 1.设计任务………………………………………………..3 1.1基本要求………………………………………………………….........3 1.2发挥部分……………………………………………………………….3 1.3说明    …………………………………………………………

晶振为什么要加电容 需要配多大电容

这要根据晶振的规格和电路中的因素来确定,同是16MHZ的晶体谐振器,其负载电容值有可能不一样,如10PF,20PF.....负载电容值是在其生产加工过程中确定的,无法进行改变.购买晶振时应该能得到准确的规格书. 晶振在电路中使用时,应满足CL=C+CS. CL为规格书中晶振的负载电容值, C为电路中外接的电容值(一般由两颗电容通过串并联关系得到), CS为电路的分布电容,这和电路的设计,元器件分布等因素有关,值不确定,一般为3到5PF. 所以根据以上公式就可以大概推算出应该使用的电容值,而且这一

频率偏差ppm ppb

晶振,全称晶体振荡器,它能够产生中央处理器(CPU)执行指令所必须要的时钟频率信号,CPU一切指令的执行都是建立在这个基础上的,时钟信号频率越高,通常CPU的运行速度也就越快. 晶振有几个重要参数: 1,晶体元件规格书中所指定的频率,也是工程师在电路设计和元件选购时首要关注的参数.晶振常用标称频率在1-200MHz之间,比如32768Hz.8MHz.12MHz.24MHz.125MHz等,更高的输出频率也常用PLL(锁相环)将低频进行倍频至1GHz以上.我们称之为标称频率. 2,输出信号的频率不