SRAM静态随机存储器芯片的读写周期

一、
要保证正确地读/写,必须注意CPU时序与存储器读/写周期的配合。一般SRAM存储器芯片手册都会给出芯片读/写周期的时序图。

Intel 2114芯片的读、写周期时序如图所示。

二、 读周期

SRAM静态随机存储器芯片的读周期

读操作时,必须保证片选信号为低电平,读写信号为高电平。
tRC (读周期时间):指对芯片连续两次读操作之间的最小间隔时间。
tA (读出时间):从给出有效地址后,经过译码电路、驱动电路的延迟,到读出所选单元内容,并经I/O电路延迟,直到数据在外部数据总线上稳定出现所需的时间。显然,读出时间小于读周期时间。
tCO (片选到数据输出稳定的时间):数据能否送到外部数据总线上,不仅取决于地址,还取决于片选信号。因此,tCO是从有效到数据稳定出现在外部数据总线上的时间。
tCX(片选到数据输出有效时间):从片选有效到数据开始出现在数据总线上的间隔时间。
tOTD:片选无效后数据还需在数据总线上保持的时间。
tOHA:地址失效后,数据线上的有效数据维持时间,以保证所读数据可靠。

三、写周期
SRAM静态随机存储器芯片的写周期
执行写操作时,为低电平,读写信号为低电平。
tW(写入时间):为保证数据可靠地写入,与同时有效的时间必须大于或等于tW。
tAW(滞后时间):地址有效后,必须经过tAW时间,WE/信号才能有效(低),否则可能产生写出错。
tWR(写恢复时间):WE/无效后,经tWR时间后地址才能改变,否则也可能错误地写入。
tDW:写入数据必须在写无效之前tDW时间就送到数据总线上。
tDH:WE/无效后,数据还要保持的时间。此刻地址线仍有效,tWR>tDH,以保证数据可靠写入。
tWC(写周期时间):表示连续两次写操作之间的最小时间间隔。tWC = tAW + tW + tWR。

原文地址:https://blog.51cto.com/14618340/2469264

时间: 2024-10-31 16:45:03

SRAM静态随机存储器芯片的读写周期的相关文章

静态随机存储器SRAM存储数据原理

RAM主要的作用就是存储代码和数据供中央处理器在需要的时候进行调用.对于RAM等存储器来说仍是一样的,虽然存储的都是代表0和1的代码,但是不同的组合就是不同的数据.对于RAM存储器而言数据总线是用来传入数据或者传出数据的.因为存储器中的存储空间是如果前面提到的存放图书的书架一样通过一定的规则定义的,我们可以通过这个规则来把数据存放到存储器上相应的位置,而进行这种定位的工作就要依靠地址总线来实现了. 对于中央处理器来说,RAM就象是一条长长的有很多空格的细线,每个空格都有一个唯一的地址与之相对应.

FPGA的一些琐碎知识整理

1.生产FPGA的厂家有: ALTERA XILINX ATCEL Lattice ps: Altera和Xilinx主要生产一般用途FPGA,其主要产品采用SRAM工艺 Actel主要提供非易失性FPGA,产品主要基于反熔丝工艺和FLASH工艺 ps: 熔丝,顾名思义:把丝熔掉,反熔丝技术恰相反,原来断接的点在烧录之后,短接上了,这种短接是永久性的! 反熔丝是一次性!! 2.FPGA是由存放在片内RAM中的程序来设置其工作状态的,工作时需要对片内的RAM进行编程,在掉电时FPGA变成一个白片!

转:OK6410内存及启动流程

一.内存 只是从大体上介绍,并没有涉及寄存器的操作 6410的系统资源为:256MB DDR .2GB NANDFlash 如下图所示: ROM是只读存储器,RAM是随机存储器. 区别: 1.ROM(Read Only Memory)掉电数据不丢失,但存储读取速度慢,所以常用作存放程序,存放bootloader,存放内核,存放文件系统. 2.RAM(Random Access Memory)掉电数据丢失,但存取速度快,常用作内存 3.RAM还分为SRAM静态随机存储器(不用不断刷新就可以读取数据

STM32-常用存储器

存储器种类 存储器是计算机结构的重要组成部分.存储器是用来存储程序代码和数据的部件,有了存储器计算机才具有记忆功能.基本的存储器种类见图 22-1. 存储器按其存储介质特性主要分为"易失性存储器"和"非易失性存储器"两大类.其中的"易失/非易失"是指存储器断电后,它存储的数据内容是否会丢失的特性.由于一般易失性存储器存取速度快,而非易失性存储器可长期保存数据,它们都在计算机中占据着重要角色.在计算机中易失性存储器最典型的代表是内存,非易失性存储器

静态SRAM芯片工作原理

下面谈谈当存储字节的过程是怎样的:下面的示意图显示的也仅仅是最简单状态下的情况,当内存条上仅剩一个RAM芯片的情况.对于X86处理器,它通过地址总线发出一个具有22位二进制数字的地址编码--其中11位是行地址,11位是列地址,这是通过RAM地址接口进行分离的.行地址解码器(row decoder)将会首先确定行地址,然后列地址解码器(column decoder)将会确定列地址,这样就能确定唯一的存储数据的位置,然后该数据就会通过RAM数据接口将数据传到数据总线. 需要注意的是RAM内的部存储信

RAM,SRAM,DRAM,SDRAM,DDR RAM,ROM,PROM,EPROM,EEPROM,NAND FLASH,NOR FLASH的区别

RAM:由字面意思就可以理解,SDRAM SRAM DRAM(下面蓝色字体的这几种)都可以统称RAM,random access memory(随机存取存储器)的缩写,下面是51hei.com为大家整理的目前所有的存储器的区别.SRAM:静态随机存储器,就是它不需要刷新电路,不像动态随机存储器那样,每隔一段时间就要刷新一次数据.但是他集成度比较低,不适合做容量大的内存,一般是用在处理器的缓存里面.像S3C2440的ARM9处理器里面就有4K的SRAM用来做CPU启动时用的.DRAM,动态随机存取

(转)RAM、ROM、SRAM、DRAM、SSRAM、SDRAM、FLASH、EEPROM的区别

RAM(Random Access Memory) 随机存储器.存储单元的内容可按需随意取出或存入,且存取的速度与存储单元的位置无关的存储器.这种存储器在断电时将丢失其存储内容,故主要用于存储短时间使用的程序. 按照存储信息的不同,随机存储器又分为静态随机存储器(Static RAM,SRAM)和动态随机存储器(Dynamic RAM,DRAM). ROM(Read-Only Memory)只读存储器,是一种只能读出事先所存数据的固态半导体存储器.其特性是一旦储存资料就无法再将之改变或删除.通常

关于SRAM,DRAM,SDRAM,以及NORFLASH,NANDFLASH

关于SRAM.DRAM.SDRAM SRAM:静态随机存储器,不需要刷新电路,这使得静态RAM比动态的RAM要快的多,但是,由于他所含的器件较多,集成度较低,不适合做大容量的内存,一般用在处理器的缓存里面,SRAM的速度非常快,在快速读取和刷新时能够保证数据完整性,SRAM的电路结构非常复杂,制造相同容量的SRAM比DRAM的成本高的多,正因如此,才使其发展受到了限制,在S3C2440片内,有16KB的instruction cache(指令缓存)16KB的data cache(数据缓存)和4K

ROM、RAM、DRAM、SRAM和FLASH的区别

ROM和RAM指的都是半导体存储器,ROM是Read Only Memory的缩写,RAM是Random Access Memory的缩写.ROM在系统停止供电的时候仍然可以保持数据,而RAM通常都是在掉电之后就丢失数据,典型的RAM就是计算机的内存. RAM有两大类,一种称为静态RAM(Static RAM/SRAM),SRAM速度非常快,是目前读写最快的存储设备了,但是它也非常昂贵,所以只在要求很苛刻的地方使用,譬如CPU的一级缓冲,二级缓冲.另一种称为动态RAM(Dynamic RAM/D