上、下拉电阻

单片机上拉电阻作用

上拉电阻下拉电阻就是从电源V+或V-端到集成电路器件输出端加装一个电阻,即直接在器件的输出脚到电源V+或V-端焊接一个电阻即可。1、上拉电阻对器件注入电流,常见的加装目的有两个:(1)提高输出电平。如TTL输出驱动COM的电平匹配,这是非常必要的。(2)加大输出驱动能力,但对于非OC或OD输出型电路其作用是有限的,如果用于驱动类似LED不加上拉或下拉电阻也是可以的,应该从负载限流电阻等方面考虑解决,如果负载比较重,应该加装输出缓冲或功率驱动电路。对于OC或OD电路,必须由上拉电阻提供输出电流通道,否则不能工作,因此,在设计和生产时已经安装,就不必再加装了。2、下拉电阻增加器件输出电流,主要用来设定低电平或阻抗匹配。3、加装的电阻值大小因加装目的、负载情况以及器件极限参数等条件而异,阻值的大小决定加装作用的弱强。

1. 场效应管的漏极开路门电路如下:

图中上拉电阻作用分析如下:

管子导通或截止可以理解为单片机的软件时端口置1或0.

(1)如果没有上拉电阻(10k),将5V电源直接与场效应管相连。

当管子导通时, 管子等效一电阻,大小为1k左右,因此5v电压全部加在此等效电阻上,输出端Vout=5v。

当管子截止时,管子等效电阻很高,可以理解为无穷大,因此5v的电压也全部加在此等效电阻上,Vout=5v。

在这两种情况下,输出都为高电平,没有低电平。

(2)如果有上拉电阻(10k),将5v电源通过此上拉电阻与与场效应管相连。

当管子导通时, 管子等效一电阻,大小为1k左右,与上拉电阻串联,输出端电压为加在此等效电阻上的电压,其大小为Vout = 5v * 管子等效电阻/(上拉电阻+管子等效电阻)=5v * 1/(10+1) = 低电平。

当管子截止时, 管子等效电阻很高,可以理解为无穷大,其与上拉电阻串联,输出端电压为加在此等效电阻上的电压,其大小为Vout = 5v * 管子等效电阻/(上拉电阻+管子等效电阻)=5v * 无穷大 /(无穷大+1) = 高电平。

上拉与下拉电阻共同的作用是:避免电压的“悬浮”,造成电路的不稳定;

一、上拉电阻如图所示:

1、概念:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平;

2、上拉是对器件注入电流;灌电流;

3、当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平;

二、下拉电阻如图所示:

1、  概念:将一个不确定的信号,通过一个电阻与地GND相连,固定在低电平;

2、下拉是从器件输出电流;拉电流;

3、当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平;

时间: 2024-10-18 20:55:27

上、下拉电阻的相关文章

如何选择正确值的上拉电阻和下拉电阻?

如何选择正确值的上拉电阻和下拉电阻?上拉电阻和下拉电阻是如何确定?还是在选择此类电阻的时候,有个特定的范围? 对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素: 1. 驱动能力与功耗的平衡.以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡.2. 下级电路的驱动需求.同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流.3. 高低电平的设定.不同电路的高低电平的门

上拉电阻与下拉电阻(转载)

一.定义: 上拉就是将不确定的信号通过一个电阻钳位在高电平!电阻同时起限流作用!下拉同理! 上拉是对器件注入电流,下拉是输出电流:弱强只是上拉电阻的阻值不同,没有什么严格区分:对于非集电极(或漏极)开路输 出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道. 二.上下拉电阻作用: 1.提高电压准位: a.  当 TTL 电路驱动 COMS 电路时,如果 TTL 电路输出的高电平低于 COMS 电路的最低高电平(一般为 3.5V), 这时就

上拉电阻和下拉电阻的作用

上拉电阻是用来解决总线驱动能力不足时提供电流的问题的.一般说法是上拉增大电流,下拉电阻是用来吸收电流(抵抗干扰). 上拉是将电压拉高,下拉是将电压拉低,主要用在三极管或场管的控制极的电位,因为只有满足电压差才会工作. 上拉电阻: 下拉电阻:

上拉电阻与下拉电阻的总结

上拉电阻: 1.当TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值. 2.OC门电路必须加上拉电阻,才能使用. 3.为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻. 4.在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻降低输入阻抗,提供泄荷通路. 5.芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力. 6.提高总线

上拉电阻和下拉电阻

所谓上.就是指wd=%E9%AB%98%E7%94%B5%E5%B9%B3&hl_tag=textlink&tn=SE_hldp01350_v6v6zkg6">高电平:所谓下,是指wd=%E4%BD%8E%E7%94%B5%E5%B9%B3&hl_tag=textlink&tn=SE_hldp01350_v6v6zkg6">低电平.上拉,就是通过一个电阻将信号接电源.一般用于时钟信号数据信号等.下拉.就是通过一个电阻将信号接地,一般用于保护信

上拉电阻与下拉电阻讲解

使用原因: 数字电路有三种状态:高电平.低电平.和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定! 一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似于一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上拉电阻,也就是说,该端口正常时为高电平:C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻. 上拉电阻是用来解决总线驱动能力不足时提供电流的问题的.一般说法是上拉

USB Host的上拉下拉电阻

关于USB的上下拉电阻,不是随便接个任意阻值的电阻就ok了. 当你的USB为主设备的时候,D+.D-上分别接一个15K的下拉电阻,这样可以使得在没有设备插入的时候,D+.D-上始终保持低电平: 当为从设备接口时,可以通过在上拉电阻来设置不同的传输速率,当D+接一个1.5K上拉电阻,可以工作在高速率模式如12MBPs,当D-接1.5K上拉电阻,工作在低速率模式,如1.5MPBs. 主USB自动识别从设备为高速还是低速就靠上拉电阻在D+还是D-上区别,电阻阻值的不规范会影响usb自动识别分配资源,出

有关上拉电阻和下拉电阻的知识点

定义: 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!作用: 1. 提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于.COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值.b.OC门电路必须加上拉电阻,以提高输出的搞电平值. 2.  加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻. 3.  一般来说上拉或下拉电阻的作用是增大电流,加强电路的驱动能力 注意:51单片机p0口

USB信号是什么类型的? 为什么在D+,D-处要接上拉下拉电阻呢,具体阻值要如何计算

USB协议要求的,1.5K上拉在D+时表示是全速设备,在D-表示不是全速设备有些方案里面(比如PNX5230)推荐D+/D-接下拉1M的电阻是为了提高数据传输稳定性的 ①  usb有主从设备之分,主设备有:pc, 现在市面上的那些插u-disk即可播放mp3的“mp3”之类的,usb 信号是差分信号,信号线为D+, D-,. 在usb host 端, D+,D- 各接一个15kohm 的下拉电阻, 而在usb device端,这时就有高速低速设备的区别了.usb1.0, 1.1,2.0协议中都有