基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纤信号处理卡

基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纤信号处理卡
1、板卡概述
  本板卡由我公司自主研发,基于CPCI架构,符合CPCI2.0标准,采用两片TI DSP TMS320C6678芯片和Xilinx公司V5系列FPGA XC5VSX95T-1FF1136芯片。包含PCI接口、GMII的以太网接口、Nor Flash接口、8路SFP光 纤,4路RS232。可用于软件无线电系统,基带信号处理,无线仿真平台,高速图像采集、处理等。支持热插拔,设计芯片可以满足工业级要求。

2、处理板技术指标
  1) 关于TI DSP TMS320C6678芯片
    德州仪器 (TI) 推出的TMS320C6678 是基于其最新 DSP 系列器件 TMS320C66x 之上,采用 8 个 1.25GHz DSP 内核构建而成,并在单个器件上完美集成了 320 GMAC 与 160 GFLOP 定点及浮点性能,从而使用户不仅能整合多个 DSP 以缩小板级空间并降低成本,同时还能减少整体的功耗要求。,充分满足移动网络领域对通道密度及高质量媒体服务日益增长的需求。
  2) DSP 部分支持2个TMS320C6678芯片,支持DDR3, Nor Flash, 以太网接口,DSP之间通过HyperLink互联。DSP 的TSIF1外接连接器。
  3) FPGA部分支持8路光纤 2.5Gbps 输入输出, 2组DDR2,分别为256MB(32bit宽度),一个PCI总线接口,1个GMII的以太网接口,一个Nor Flash接口。
  4) DSP与FPGA直接通过RapidIOX4,TSIF0,I2c,SPI,Uart互联。
  5) 前面板输出8路SFP光纤,1路以太网接口,复位按钮和指示灯。
  6) 通过CPCI J3连接器输出DSP的4路以太网口,32个IO。J4 J5输出160个IO,可以做80对LVDS信号。
  7) 板卡要求支持 热插拔,设计芯片目前使用商业级,要求兼容工业级设计。
  8) 整版冷板散热。

3、软件系统
  1) 支持PCIe驱动。
  2) 支持千兆网络传输,移植LWIP协议栈,支持ping,TCP、UDP、IP传输协议。
  3) 支持Flash 、PCI Boot引导方式。
  4) 支持RapidIO X4 EDMA 中断 数据传输。
  5) FPGA 完整的 DDR2控制、网络数据收发传输。
  6) FPGA Rocket 光纤数据传输测试程序。
  7) DSP与FPGA的RapidIO口 EDMA,同步中断传输,满足理论速度10Gbps。
  8) 支持FPGA程序采用 Flash、DSP引导加载。

4、物理特性:
  尺寸:6U CPCI板卡,大小为160X233.35mm。
  工作温度:0℃~ +55℃ ,支持工业级 -40℃~ +85℃
  工作湿度:10%~80%

5、供电要求:
  双直流电源供电。整板功耗 50W。
  电压:+5V 5A ,+3.3V 6A。
  纹波:≤10%

6、应用领域
   软件无线电系统,基带信号处理,无线仿真平台,高速图像采集、处理等。

北京太速科技有限公司

在线客服:QQ:448468544

淘宝网站:http://orihard.taobao.com/?

阿里巴巴:http://yangxxiaoeleven.1688.com/

商务支持与服务邮箱:[email protected]

时间: 2024-10-11 11:50:33

基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纤信号处理卡的相关文章

6-基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纤信号处理卡

基于TMS320C6678.FPGA XC5VLX110T的6U CPCI 8路光纤信号处理卡 1.板卡概述  本板卡由我公司自主研发,基于CPCI架构,符合CPCI2.0标准,采用两片TI DSP TMS320C6678芯片和Xilinx公司V5系列FPGA XC5VSX95T-1FF1136芯片.包含PCI接口.GMII的以太网接口.Nor Flash接口.8路SFP光 纤,4路RS232.可用于软件无线电系统,基带信号处理,无线仿真平台,高速图像采集.处理等.支持热插拔,设计芯片可以满足工

6-基于TMS320C6678、FPGA XC5VSX95T的6U CPCI 8路光纤信号处理卡

基于TMS320C6678.FPGA XC5VSX95T的6U CPCI 8路光纤信号处理卡 1.板卡概述  本板卡由我公司自主研发,基于CPCI架构,符合CPCI2.0标准,采用两片TI DSP TMS320C6678芯片和Xilinx公司V5系列FPGA XC5VSX95T-1FF1136芯片.包含PCI接口.GMII的以太网接口.Nor Flash接口.8路SFP光 纤,4路RS232.可用于软件无线电系统,基带信号处理,无线仿真平台,高速图像采集.处理等.支持热插拔,设计芯片可以满足工业

基于TMS320C6455、XC5VSX95T 的6U CPCI无线通信处理平台

基于TMS320C6455.XC5VSX95T 的6U CPCI无线通信处理平台 1. 板卡概述 本板卡由我公司自主研发,基于CPCI架构,符合PICMG2.0 D3.0标准,包含双TI TMS320C6455.Xilinx FPGA XC5VSX95T-1FF1136C.包括PCI和2个千兆以太网口:FPGA输出的接口包括2路 AD.2路DA.2个SFP光纤,4路RS232,1套音频接口,1个1PPS信号.电路用于软件无线电系统,基带信号处理,无线仿真平台,高速图像采集.处理等. 2. 处理板

基于TMS320C6678、FPGA XC7VX690T的6U VPX 2FMC信号处理卡

VPX610是北京青翼科技的一款基于6U VPX架构的高性能实时信号处理平台,该平台采用2片TI的KeyStone系列多核DSP TMS320C6678作为主处理单元,采用1片Xilinx的Virtex-7系列FPGA XC7VX690T作为协处理单元,具有2个FMC子卡接口,各个处理节点之间通过高速串行总线进行互联.板卡采用标准6U VPX欧式板卡设计,具有优良的抗振动设计.散热性能和独特的环境防护设计,适合于航空.航天.船舶等应用场景. 技术指标 标准6U VPX规格,符合VITA46规范:

基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台

基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台 一.板卡概述 板卡由我公司自主研发,基于VPX架构,主体芯片为两片 TI DSP TMS320C6678,两片Virtex-6 XC6VSX315T-ff1156 FPGA,1个RapidIO Switch.FPGA连接FMC子卡.FPGA片外挂接2簇32bit DDRIII SDRAM,最大容量支持2GB.每片FPGA还通过EMIF总线连接一片TMS320C6678型8核心DSP.所有信号处理FPGA与DSP均

10-基于TMS320C6678+XC7K325T的6U CPCI Full Camera Link图像处理平台

1.板卡概述 板卡由我公司自主研发,基于6UCPCI架构,处理板包含一片TI DSPTMS320C6678,一片Xilinx FPGA xc7k325t- 1FFG900 ,包含一个PCI接口,一个Full Camera Link输入.可用于高速图像采集.处理等.支持热插拔,设计芯片可以满足工业级要求. 2.处理板技术指标 (1) DSP采用一片TI DSP TMS320C6678芯片,8核,主频1G.德州仪器 (TI) 推出的TMS320C6678 是基于其最新 DSP 系列器件 TMS320

3-基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台

基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台 一.板卡概述 板卡由我公司自主研发,基于VPX架构,主体芯片为两片 TI DSP TMS320C6678,两片Virtex-6 XC6VSX315T-ff1156 FPGA,1个RapidIO Switch.FPGA连接FMC子卡.FPGA片外挂接2簇32bit DDRIII SDRAM,最大容量支持2GB.每片FPGA还通过EMIF总线连接一片TMS320C6678型8核心DSP.所有信号处理FPGA与DSP均

20-基于 DSP TMS320C6455的6U CPCI高速信号处理板卡

基于 DSP TMS320C6455的6U CPCI高速信号处理板卡 1. 板卡概述 基于 DSP TMS320C6455的CPCI高速信号处理板卡是新一代高速DSP处理平台,广泛用于DSP性能验证,信号仿真平台,图像处理分析,网络数据收发.与后板结合可以用于A/D,D/A收发,ASI/SDI等接口等设计. 2.CPCI-DSP性能指标 1. 支持PICMG2.0 R3.0(CompactPCI核心规范) 2. 支持PICMG2.1(热插拔规范)  3.双DSP芯片 TMS320C6455,时钟

基于INTEL FPGA硬浮点DSP实现卷积运算

概述 卷积是一种线性运算,其本质是滑动平均思想,广泛应用于图像滤波.而随着人工智能及深度学习的发展,卷积也在神经网络中发挥重要的作用,如卷积神经网络.本参考设计主要介绍如何基于INTEL 硬浮点的DSP Block实现32位单精度浮点的卷积运算,而针对定点及低精度的浮点运算,则需要对硬浮点DSP Block进行相应的替换即可. 原理分析 设:f(x), g(x)是两个可积函数,作积分: 随着x的不同取值,该积分定义了一个新的函数h(x),称为函数f(x)与g(x)的卷积,记为h(x)=f(x)*