pcb设计布线技巧十规则

随着信息技术的发展,对于一个工程师高频电路板设计布线技巧十规则?在确定pcb电路板时需要提前对其进行打样,以确定是否符合要求,那么捷配pcb打样时应该注意些什么呢,下面捷配小编就来为大家进行介绍。
如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!

  【第一招】多层板布线

  高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

  【第二招】高速电子器件管脚间的引线弯折越少越好

  高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅

  仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合。

  【第三招】高频电路器件管脚间的引线越短越好

  信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

  【第四招】高频电路器件管脚间的引线层间交替越少越好

  所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。

  【第五招】注意信号线近距离平行走线引入的“串扰”

  高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:

  在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。

  在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。

  在数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。

  闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。

  【第六招】集成电路块的电源引脚增加高频退藕电容

  每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。

  【第七招】高频数字信号的地线和模拟信号地线做隔离

  模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。

  【第八招】避免走线形成的环路

  各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。

  【第九招】必须保证良好的信号阻抗匹配

  信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。

  消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

  USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。

  HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。

  LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆

  DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

  【第十招】保持信号传输的完整性

保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。
以上就是捷配PCB打样厂家为大家介绍的有关捷配pcb打样时应该注意些什么的分析,希望可以给大家提供参考。www.jiepei.com/g532

原文地址:https://blog.51cto.com/13946992/2381180

时间: 2024-10-12 13:42:24

pcb设计布线技巧十规则的相关文章

电路设计布线技巧十规则

随着信息技术的发展,对于一个工程师高频电路板设计布线技巧十规则?在确定pcb电路板时需要提前对其进行打样,以确定是否符合要求,那么捷配pcb打样时应该注意些什么呢,下面捷配小编就来为大家进行介绍.如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路.高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要! [第一招]多层板布线 高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须

pcb设计布线工程师谈

一般pcb基本设计流程如下:前期准备->pcb结构设计->pcb布局->布线->布线优化和丝印->网络和drc检查和结构检查->制版. 第一:前期准备.这包括准备元件库和原理图.“工欲善其事,必先利其器”,要做出一块好的板子,除了要设计好原理之外,还要画得好.在进行pcb设计之前,首先要准备好原理图sch的元件库和pcb的元件库.元件库可以用peotel 自带的库,但一般情况下很难找到合适的,最好是自己根据所选器件的标准尺寸资料自己做元件库.原则上先做pcb的元件库,再

开关电源PCB设计中的布线技巧

开关电源PCB设计中的布线技巧关键字:布线 开关电源 走线 一.引言 开关电源是一种电压转换电路,主要的工作内容是升压和降压,广泛应用于现代电子产品.因为开关三极管总是工作在 "开" 和"关" 的状态,所以叫开关电源.开关电源实质就是一个振荡电路,这种转换电能的方式,不仅应用在电源电路,在其它的电路应用也很普遍,如液晶显示器的背光电路.日光灯等. 开关电源与变压器相比具有效率高.稳性好.体积小等优点,缺点是功率相对较小,而且会对电路产生高频干扰,变压器反馈式振荡电路

关于PCB设计时布线的基础规则

在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的.在整个PCB设计中,布线的设计过程限定最高,技巧最细,工作量最大.PCB布线分为单面布线,双面布线以及多层布线3种.PCB布线可使用系统提供的自动布线和手动布线两种方式.虽然系统给设计者提供一个操作方便,布通率很高的自动布线,但是在实际设计中,仍然会有不合理的地方,这时就需要设计者手动调整PCB上的布线,以获得最好的设计效果. 布线的基本规则PCB设计的好坏对其抗干扰能力影响很大.因此,在PCB设计时,必须遵守设计

PCB设计中新手和老手都适用的七个基本技巧和策略

本文将讨论新手和老手都适用的七个基本(而且重要的)技巧和策略.只要在设计过程中对这些技巧多加注意,就能减少设计回炉次数.设计时间和总体诊断难点. 技巧一:注重研究制造方法和代工厂化学处理过程 在这个无工厂IC公司时代,有许多工程师真的不知道从他们的设计文件生成pcb所涉及的步骤和化学处理过程,这点其实也不奇怪.这种实用知识的缺少经常导致设计新手做出没有必要的较为复杂的设计选择.举例来说,新手易犯的一种常见错误是用特别精确的尺寸设计pcb版图,也就是使用关联在紧密栅格上的正交导线,最后发现并不是每

PCB设计要点-DDR3布局布线技巧及注意事项

前面高速先生已经讲解过众多的DDR3理论和仿真知识,下面就开始谈谈我们LATOUT攻城狮对DDR3设计那些事情了,那么布局自然是首当其冲了. 对于DDR3的布局我们首先需要确认芯片是否支持FLY-BY走线拓扑结构,来确定我们是使用T拓扑结构还是FLY-BY拓扑结构.. 常规我们DDR3的布局满足以下基本设计要求即可: 1.考虑BGA可维修性:BGA周边器件5MM禁布,最小3MM.                                            2.DFM 可靠性:按照相关的

高速pcb布线技巧

(一).引言电子技术的发展变化必然给板级设计带来许多新问题和新挑战.首先,由于高密度引脚及引脚尺寸日趋物理极限,导致低的布通率:其次,由于系统时钟频率的提高,引起的时序及信号完整性问题:第三,工程师希望能在PC平台上用更好的工具完成复杂的高性能的设计.由此,我们不难看出,PCB板设计有以下三种趋势:高速数字电路(即高时钟频率及快速边沿速率)的设计成为主流. 产品小型化及高性能必须面对在同一块pcb板上由于混合信号设计技术(即数字.模拟及射频混合设计)所带来的分布效应问题. 设计难度的提高,导致传

浅析pcb板布线实用技巧

说到PCB板布线,不得不提到电路板的设计,在线路板设计中先确定好板的大小,PCB大小尺寸太大促使印刷线条长,阻抗增加,抗燥能力下降,成本也增加,如果过小时,散热极差,且临近线条容易受干扰.在确定PCB的尺寸后,在确定特殊元件的摆方位置.最后,根据功能单元,对电路的全部元器件进行布局.对于布局而言,一个原则是数字和模拟尽可能的分开,令一个原则是低速的不要和高速的接近.最基本的原则就是把数字接地和模拟接地分开,数字接地由于都是开关器件,电流在开关的一瞬间都很大,不动的时候又很小,所以数字接地不可以和

PCB设计黄金法则永不改变

尽管目前半导体集成度越来越高,许多应用也都有随时可用的片上系统,同时许多功能强大且开箱即用的开发板也越来越可轻松获取,但许多使用案例中电子产品的应用仍然需要使用定制PCB.在一次性开发当中,即使一个普通的PCB都能发挥非常重要的作用.PCB是进行设计的物理平台,也是用于原始组件进行电子系统设计的最灵活部件.本文将介绍几种PCB设计黄金法则,这些法则自25年前商用PCB设计诞生以来,大多没有任何改变,且广泛适用于各种PCB设计项目,无论是对年轻的电子设计工程师还是更为成熟的电路板制造商,都具有极大