笔记之Cyclone IV 第一卷第一章FPGA 器件系列概述

  因为本人用的黑金四代开发板,中央芯片采用ALTERA的cycloneIV E,所以就此器件阅读altera官网资料,并做相应的笔记,以便于以后查阅

Cyclone IV 器件系列具有以下特性:
■ 低成本、低功耗的 FPGA 架构:
■ 6 K 到 150 K 的逻辑单元
■ 高达 6.3 Mb 的嵌入式存储器
■ 高达 360 个 18 × 18 乘法器,实现 DSP 处理密集型应用
■ 协议桥接应用,实现小于 1.5 W 的总功耗

逻辑单元 15408

嵌入式存储器 504Kbits

嵌入式18*18乘法器   56

通用PLL  4

全局时钟网络20

用户IO块  8

最大用户IO 343

      FPGA架构

架构包括由四输入查找表 (LUTs) 构成的 LE, 存储器模块以及乘法器。

每一个 Cyclone IV 器件的 M9K 存储器模块都具有 9 Kbit 的嵌入式SRAM 存储器。

每个M9K能够配置是的最小深度就变成是512,而最大宽度为18,因此作为真双端口RAM使用,深度小于512的话,仍然会占用1块RAM。且宽度>18 就会多占用额外的一块RAM

嵌入式乘法器模块可以在单一模块中实现一个 18 × 18 或两个 9 × 9 乘法器。

Cyclone IV 器件 I/O 支持可编程总线保持、可编程上拉电阻、可编程延迟、可编程驱动能力以及可编程 slew-rate 控制,从而实现了信号完整性以及热插拔的优化。

Cyclone IV 器件系列所支持的 I/O 标准

类型 I/O 标准
单端 I/O LVTTL, LVCMOS, SSTL, HSTL, PCI, 和 PCI-X
差分 I/O SSTL, HSTL, LVPECL, BLVDS, LVDS, mini-LVDS, RSDS, and PPDS

Cyclone IV 器件包含了高达 30 个全局时钟 (GCLK) 网络以及高达 8 个 PLL (每个 PLL上均有五个输出端 ),以提供可靠的时钟管理与综合。

GCLK是Global Clock,全局时钟,有专用的走线到全局时钟网络,可以到芯片各部分LHCLK和RHCLK都是区域时钟,只能驱动部分逻辑区域时钟实际上是为源同步设计的,速度比较快,一般是500MHz以上全局时钟是为主逻辑设计的,相对来讲速度慢一些,500MHz以下但是只有全局时钟有链路延迟补偿

Altera 提供了 PHY IP,您可以将它与您自己定制的存储控制器或 Altera 提供的存储控制器一起使用。Cyclone IV 器件支持在 DDR和 DDR2 SDRAM 接口上使用纠错编码 (ECC) 位。

时间: 2024-10-29 19:11:55

笔记之Cyclone IV 第一卷第一章FPGA 器件系列概述的相关文章

笔记之Cyclone IV 第一卷第二章Cyclone IV器件的逻辑单元和逻辑阵

逻辑单元 (LE) 在 Cyclone IV 器件结构中是最小的逻辑单位.LE 紧密且有效的提供了高级功能的逻辑使用.每个 LE 有以下特性 ■ 一个四口输入的查找表 (LUT),以实现四种变量的任何功能■ 一个可编程的寄存器■ 一个进位链连接■ 一个寄存器链连接■ 可驱动以下的相互连接:■ 本地■ 行■ 列■ 寄存器链■ 直联■ 寄存器套包支持■ 寄存器反馈支持 您可以对每个 LE 配置可编程的寄存器为 D. T. JK, 或 SR 触发器操作.每个寄存器上有数据,时钟,时钟使能和清零输入.全

笔记之Cyclone IV第一卷第四章Cyclone IV器件中的嵌入式乘法器

嵌入式乘法器可以配置成一个 18 × 18 乘法器,或者配置成两个 9 × 9 乘法器.对于那些大于18 × 18 的乘法运算 ,Quartus II 软件会将多个嵌入式乘法器模块级联在一起.虽然没有乘法器数据位宽的限制,但数据位宽越大,乘法运算就会越慢. 除了 Cyclone IV 器件中的嵌入式乘法器,通过将 M9K 存储器模块用作查找表 (LUT) 可以实现软乘法器. 根据乘法器的操作模式,您可以将每个乘法器输入信号连接到输入寄存器,您可以单独地设置乘法器的每个输入是否使用输入寄存器. 根

笔记之Cyclone IV第一卷第三章器件中的存储器模块

嵌入式存储器结构由一列列 M9K 存储器模块组成,通过对这些 M9K 存储器模块进行配置,可以实现各种存储器功能,例如:RAM.移位寄存器. ROM 以及FIFO 缓冲器. M9K 存储器模块支持以下特性:■ 每模块 8,192 个存储器位 ( 包括奇偶校验位,每模块共 9,216 位 )■ 用于每一个端口的独立读使能 (rden) 与写使能 (wren) 信号 ■ Packed 模式,该模式下 M9K 存储器模块被分成两个 4.5 K 单端口 RAM■ 可变端口配置■ 单端口与简单双端口模式,

第一章:C语言概述及如何上机运行C程序

第一章:C语言概述及如何上机运行C程序 让编程改变世界 Change the world by program C语言概述 C语言的发展过程 C语言是在 70 年代初问世的.一九七八年由美国电话电报公司(AT&T)贝尔实验室正式发表了C语言.同时由B.W.Kernighan和D.M.Ritchit合著了著名的“THE C PROGRAMMING LANGUAGE”一书.通常简称为<K&R>,也有人称之为<K&R>标准.但是,在<K&R>中

第一章 C/C++语言概述 【代码手输一遍】

前情提要:如果不涉及面向对象的部分,那么C++语言和C语言的语法90%以上是一样的,只不过略有扩充,用起来更为方便而已. 查看gcc版本: E:\Program Files\MinGW\bin>gcc -v Reading specs from ./../lib/gcc/mingw32/3.4.5/specs Configured with: ../gcc-3.4.5-20060117-3/configure --with-gcc --with-gnu-ld --wi th-gnu-as --h

openwrt教程 第一章 物联网&amp;openwrt开发概述

转载请注明出处:http://blog.csdn.net/ns_code/article/details/28505569 序言 求两个正整数的最大公约数是一个很古老且很基本的问题,欧几里得在其著作<几何原本>中给出了高效的解法--辗转相除法,也叫做欧几里得算法.下面我们来看下求最大公约数的一些方法. 方法一 我们先来看欧几里得的辗转相除法.原理很简单,假设用f(x,y)表示x和y的最大公约数,我们令x>y,则有x=ky+b,如果一个数能够同时整除x和y,则必能同时整除b和y,而能够同时

ASM学习笔记--ASM 4 user guide 第一章翻译

第一章 介绍 1.1动机 程序分析.生成和转换是非常有用的技术,它具有以下的应用场景: l  程序分析(包括从简单的综合性分析到一个全面的语义分析)可以被用来寻找潜在的bug,发现未使用的代码,进行工程代码的逆向. l  程序生成被用在编译器当中.这包括传统的编译器,也包括为分布式编程使用的stub或skeleton 编译器,即时编译器等 l  程序转换可以被用来优化或者混淆程序,为程序插入debugging或者性能检测代码,方便面向对象编程等. 所有这些技术可以被用到任意的编程语言,但是难易程

【读书笔记】深入分布式缓存 第一章

什么是缓存? 缓存就是存储在计算机上的一个原始数据的复制集,以便于访问 为什么使用缓存 因为从缓存中读取数据非常,能有效的提升用户体验 系统的性能指标 指标一般包括响应时间.延迟时间.吞吐量.并发用户数和资源利用率等 响应时间是指系统对用户请求做出响应的时间,它完整的记录了整个系统处理请求时间.由于一个系统有很多的功能,而不同的功能的处理逻辑也是千差万别,因而b不同功能的响应时间也不尽相同,甚至同一功能在输入数据不同的情况,响应时间也不同.所以响应时间通常是指该软件系统所有功能的平均响应时间,或

[uboot] (第一章)uboot流程——概述

http://blog.csdn.net/ooonebook/article/details/52939100 [uboot] uboot流程系列: [project X] tiny210(s5pv210)上电启动流程(BL0-BL2) 建议先看<[project X] tiny210(s5pv210)上电启动流程(BL0-BL2)>,根据例子了解一下上电之后的BL0\BL1\BL2阶段,以及各个阶段的运行位置,功能. =====================================