如何计算PCB设计中的阻抗

关于阻抗的话题已经说了这么多,想必大家对于阻抗控制在pcb layout中的重要性已经有了一定的了解。俗话说的好,工欲善其事,必先利其器。要想板子利索的跑起来,传输线的阻抗计算肯定不能等闲而视之。

在高速设计流程里,叠层设计和阻抗计算就是万里长征的第一步。阻抗计算方法很成熟,所以不同的软件计算的差别很小,本文采用Si9000来举例。

<ignore_js_op>

图1

阻抗的计算是相对比较繁琐的,但我们可以总结一些经验值帮助提高计算效率。对于常用的FR4,50ohm的微带线,线宽一般等于介质厚度的2倍;50ohm 的带状线,线宽等于两平面间介质总厚度的二分之一,这可以帮我们快速锁定线宽范围,注意一般计算出来的线宽比该值小些。

除了提升计算效率,我们还要提高计算精度。大家是不是经常遇到自己算的阻抗和板厂算的不一致呢?有人会说这有什么关系,直接让板厂调啊。但会不会有板厂调不了,让你放松阻抗管控的情况呢?要做好产品还是一切尽在自己的掌握比较好。

以下提出几点设计叠层算阻抗时的注意事项供大家参考:

1,线宽宁愿宽,不要细。这是什么意思呢?因为我们知道制程里存在细的极限,宽是没有极限的。如果到时候为了调阻抗把线宽调细而碰到极限时那就麻烦了,要么增加成本,要么放松阻抗管控。所以在计算时相对宽就意味着目标阻抗稍微偏低,比如单线阻抗50ohm,我们算到49ohm就可以了,尽量不要算到51ohm。

2,整体呈现一个趋势。我们的设计中可能有多个阻抗管控目标,那么就整体偏大或偏小,不要100ohm的偏大,90ohm的偏小。

3,考虑残铜率和流胶量。当半固化片一边或两边是蚀刻线路时,压合过程中胶会去填补蚀刻的空隙处,这样两层间的胶厚度时间会减小,残铜率越小,填的越多,剩下的越少。所以如果你需要的两层间半固化片厚度是5mil,要根据残铜率选择稍厚的半固化片。

4,指定玻布和含胶量。看过板材datasheet的工程师都知道不同的玻布,不同的含胶量的半固化片或芯板的介电系数是不同的,即使是差不多高度的也可能是3.5和4的差别,这个差别可以引起单线阻抗3ohm左右的变化。另外玻纤效应和玻布开窗大小密切相关,如果你是10Gbps或更高速的设计,而你的叠层又没有指定材料,板厂用了单张1080的材料,那就可能出现信号完整性问题。

当然残铜率流胶量计算不准,新材料的介电系数有时和标称不一致,有的玻布板厂没有备料等等都会造成设计的叠层实现不了或交期延后。咋办?最好的办法就是在设计之初让板厂按我们的要求,他们的经验设计个叠层,这样最多几个来回就能得到理想又可实现的叠层了。

上次讲到了阻抗计算和工艺制程之间的一些"权衡的艺术",主要是为了达到我们阻抗管控目的的同时,也能保证工艺加工的方便,以及尽量降低加工成本。接下来,就具体说说,利用SI9000计算阻抗的具体过程。

如何计算阻抗

对于阻抗计算而言,层叠设置是先决条件,首先必选先设置好单板的具体层叠信息,下面是一个常见八层板的层叠信息,以这个为例子,看看阻抗计算的一些注意事项。

<ignore_js_op>

图一

对于信号线而言,在板子上实现的形式又分为微带线和带状线,两者的不同,使得阻抗计算选择的结构不一致,下面分别讨论这两种常见的阻抗计算的情况。

a、微带线
         微带线的特点就是只有一个参考层,上面盖绿油。下面是单线(50Ω)和差分线(100Ω)的具体参数设置。

<ignore_js_op><ignore_js_op>

注意事项:
1、H1是表层到参考层的介质厚度,不包括参考层的铜厚;
2、C1、C2、         C3是绿油的厚度,一般绿油厚度在0.5mil~1mil左右,所以保持默认就好,其厚度对于阻抗有细微影响,这也是处理文字面是,尽量不让丝印放置在阻抗线上的原因。
3、T1的厚度一般为表层铜厚加电镀的厚度,1.8mil为0.5OZ+Plating的结果。
4、一般W1是板上走线的宽度,由于加工后的线为梯形,所以W2<w1.一般当铜厚为[ font]1mil以上时W1-W2=1mil,当铜厚为0.5mil时W1-W2=0.5mil。

b、带状线
         带状线是位于两个参考平面之间的导线。下面是单线(50Ω)和差分线(100Ω)的具体参数设置。

<ignore_js_op><ignore_js_op>

注意事项:
1、H1是导线到参考层之间CORE的厚度,H2是导线到参考层之间PP的厚度(考虑pp流胶情况);如图一所示层叠,若阻抗线在ART03层,那么H1就是GND02到ART03之间的介质厚度,而H2则是GND04到ART03之间的介质厚度再加上铜厚。
2、Er1和Er2之间的介质不同时,可以填各自对应的介电常数。
3、T1的厚度一般为内层铜厚;当单板为HDI板是,需要注意内层是否有电镀。

上述是常见的阻抗线的计算,然而有部分单板由于板子较厚,层数较少,利用上面的方法没有办法计算出阻抗线的具体参数,这时候就要考虑共面阻抗了,如下图所示:

<ignore_js_op>

注意事项:
1、H1是导线到最近参考层之间介质的厚度。
2、G1和G2是伴随地的宽度,一般是越大越好。
3、D1是到伴随地之间的间距。

问题:了解基本的阻抗计算后,对于单板上的信号线而言,他们的阻抗和什么因素有关,各自是什么关系(正比还是反比)?

原文地址:https://www.cnblogs.com/tianqiang/p/10238341.html

时间: 2024-10-10 01:32:05

如何计算PCB设计中的阻抗的相关文章

PCB设计中的问题整理(一)

PCB设计问答集分为7大不分来将关于pcb设计中遇到的问题,根据pcb设计遇到问题分类划分,将pcb设计中遇到的问题列出,给pcb学习者提供学习方面.pcn设计问题集第一部分从pcb如何选材到运用等一系列问题进行总结.1.如何选择PCB 板材?选择PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点.设计需求包含电气和机构这两部分.通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要.例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(diel

开关电源PCB设计中的布线技巧

开关电源PCB设计中的布线技巧关键字:布线 开关电源 走线 一.引言 开关电源是一种电压转换电路,主要的工作内容是升压和降压,广泛应用于现代电子产品.因为开关三极管总是工作在 "开" 和"关" 的状态,所以叫开关电源.开关电源实质就是一个振荡电路,这种转换电能的方式,不仅应用在电源电路,在其它的电路应用也很普遍,如液晶显示器的背光电路.日光灯等. 开关电源与变压器相比具有效率高.稳性好.体积小等优点,缺点是功率相对较小,而且会对电路产生高频干扰,变压器反馈式振荡电路

浅谈PCB设计中的焊盘设计标准

随着信息技术的发展,对于一个电子工程师设计电路PCB设计中的焊盘设计标准,在确定pcb电路板时需要提前对其进行打样,以确定是否符合要求,那么捷配pcb打样时应该注意些什么呢,下面捷配小编就来为大家进行介绍.抗干扰设计的基本任务是系统或装置既不因外界电磁干扰影响而误动作或丧失功能,也不向外界发送过大的噪声干扰,以免影响其他系统或装置正常工作.因此提高系统的抗干扰能力也是该系统设计的一个重要环节.在进行PCB设计中设计PCB焊盘时,就需要严格按照相关要求标准去设计.因为在SMT贴片加工中,PCB焊盘

PCB设计中新手和老手都适用的七个基本技巧和策略

本文将讨论新手和老手都适用的七个基本(而且重要的)技巧和策略.只要在设计过程中对这些技巧多加注意,就能减少设计回炉次数.设计时间和总体诊断难点. 技巧一:注重研究制造方法和代工厂化学处理过程 在这个无工厂IC公司时代,有许多工程师真的不知道从他们的设计文件生成pcb所涉及的步骤和化学处理过程,这点其实也不奇怪.这种实用知识的缺少经常导致设计新手做出没有必要的较为复杂的设计选择.举例来说,新手易犯的一种常见错误是用特别精确的尺寸设计pcb版图,也就是使用关联在紧密栅格上的正交导线,最后发现并不是每

[转]PCB 设计中敷铜的注意事项

所谓覆铜,就是将 PCB 上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜.敷铜的意义在于:减小地线阻抗,提高抗干扰能力:降低压降,提高电源效率:与地线相连,还可以减小环路面积.也出于让 PCB 焊接时尽可能不变形的目的,大部分 PCB 生产厂家也会要求 PCB 设计者在 PCB 的空旷区域填充铜皮或者网格状的地线,敷铜如果处理的不当,那将得不赏失,究竟敷铜是"利大于弊"还是"弊大于利"? 大家都知道在高频情况下,印刷电路板上的布线的分布电容会起作用,当

PCB设计中的阻抗匹配与0欧电阻

1.阻抗匹配 阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式.根据接入方式阻抗匹配有串行和并行两种方式:根据信号源频率阻抗匹配可分为低频和高频两种. (1)高频信号一般使用串行阻抗匹配.串行电阻的阻值为20~75Ω,阻值大小与信号频率成正比,与PCB走线宽度和长度成反比.在嵌入式系统中,一般频率大于 20M的信号PCB走线长度大于5cm时都要加串行匹配电阻,例如系统中的时钟信号.数据和地址总线信号等.串行匹配电阻的作用有两个: ◆ 减少高频噪声以及边沿过冲.如果一个信号的边沿非常陡峭

PCB设计中的VIA和PAD如何区分

关于"过孔盖油"和"过孔开窗"此点(VIA和PAD的用法区分),许多设计工程师经常会问这是什么意思,我的文件该选哪一个选项?现就此问题点说明如下:经常碰到这样的问题,设计严重不标准,根本就分不清那是pad,那是via的用法,有时候导电孔用pad的属性处理,有时候插键孔又用via属性来处理,VIA属性及PAD属性设计混乱,导致错误加工,这也是经常出现的问题之一.此文主要讲解导电孔,插键孔,protel及/pads/及geber文件之间的联系导电孔: via插键孔: p

差分信号及PCB差分信号设计中几个常见的误区.

大家都知道理做PCB板就是把设计好的原理图变成一块实实在在的PCB电路板,请别小看这一过程,有很多原理上行得通的东西在工程中却难以实现,或是别人能实现的东西另一些人却实现不了,因此说做一块PCB板不难,但要做好一块PCB板却不是一件容易的事情.今天就由捷配小编为你讲解关于,差分信号及PCB差分信号设计中几个常见的误区.差分信号(DifferenTIal Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,什么令它这么倍受青睐呢?在PCB设计中又如何能保证其

高速PCB设计

(一).电子系统设计所面临的挑战 随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ.目前约50% 的设计的时钟频率超过50MHz,将近20% 的设计主频超过120MHz. 当系统工作在50MHz时,将产生传输线效应和信号的完整性问题:而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作.因此,高速电路设计技术已经成为电子系统设计师必须采取的设