Makefile 中:= ?= += =的差别 和条件运行

一:在Makefile中常常看到obj-m    := scull.o和KERNELDIR ?= /lib/modules/等不同的赋值方式,如今总结他们的差别:

= 是最主要的赋值

:= 是覆盖之前的值

?= 是假设没有被赋值过就赋予等号后面的值

+= 是加入等号后面的值

例:

1、“=”

make会将整个makefile展开后,再决定变量的值。也就是说,变量的值将会是整个makefile中最后被指定的值。

看样例:

x = foo

y = $(x) bar

x = xyz

在上例中,y的值将会是 xyz bar 。而不是 foo bar 。

2、“:=”

“:=”表示变量的值决定于它在makefile中的位置,而不是整个makefile展开后的终于值。

x := foo

y := $(x) bar

x := xyz

在上例中,y的值将会是 foo bar ,而不是 xyz bar 了。

二:条件推断

例:

对变量“CC”进行推断。值假设是“gcc”那么在进行程序连接时使用库“libgnu.so”或者“libgnu.a”,否则不链接不论什么库

foo: $(objects)

ifeq ($(CC),gcc)

$(CC) -o foo $(objects) $(libs_for_gcc)

else

$(CC) -o foo $(objects) $(normal_libs)

endif

在上例中,条件语句中使用到了三个keyword:“ifeq”、“else”和“endif”。当中:

1.       “ifeq”表示条件语句的開始。并指定了一个比較条件(相等)。之后是用圆括号括包围的、使用逗号“,”切割的两个參数。和keyword“ifeq”用空格分开。參数中的变量引用在进行变量值比較时被展开。“ifeq”之后就是当条件满足make须要运行的,条件不满足时忽略。

2.       “else”之后就是当条件不满足时的运行部分。

不是全部的条件语句都须要此部分。

3.       “endif”表示一个条件语句的结束,不论什么一个条件表达式都必须以“endif”结束。

keyword1:ifeq

通常我们会使用它来推断一个变量的值是否为空(不是不论什么字符)。參数值可能是通过引用变量或者函数得到的。因而在展开过程中可能造成參数值中包括空字符(空格等)。一般在处理这样的情况时我们使用make的“strip”函数(參考文本处理函数一节)来对它进行处理,去掉变量值中的空字符。

格式为:

ifeq ($(strip $(foo)),)

TEXT-IF-EMPTY

endif

这样。即就是在“$(foo)”中存在若干前导和结尾空格,make在解析Makefile时“TEXT-IF-EMPTY”也会被作为运行的一部分。

keyword2:ifneq

`ifneq (ARG1, ARG2)‘

keyword“ifneq”实现的条件推断语句和“ifeq”相反。

首先替换并展开“ARG1”和“ARG1”,对它们的值进行比較。假设不同样(条件为真)则将true作为make要运行的一部分,否则将false作为make要运行的一部分。

keyword3:ifdef

keyword是“ifdef”用来推断一个变量是否定义。

格式为:

`ifdef VARIABLE-NAME‘

假设变量“VAEIABLE_NAME”的值非空,那么表达式为真,将“TEXT-IF-TRUE”作为make要运行的一部分。

否则,表达式为假。假设存在“TEXT-IF-FALSE”。就将它作为make要运行一部分。当一个变量没有被定义时,它的值为空。

“VARIABLE-NAME”能够是变量或者函数的引用。

对于“ifdef”须要说明的是:ifdef仅仅是測试一个变量是否有值。其并不会对变量进行替换扩展来推断变量的值是否为空。对于变量“VARIABLE-NAME”,除了“VARIABLE-NAME=”这样的情况以外。使用其他方式对它的定义都会使“ifdef”返回真。就是说,即使我们通过其他方式(比方,定义它的值引用了其他的变量)给它富了一个空值,“ifdef”也会返回真。我们来看一个样例

例1:

bar =

foo = $(bar)

ifdef foo

frobozz = yes

else

frobozz = no

endif

例2:

foo =

ifdef foo

frobozz = yes

else

frobozz = no

endif

例1中的结果是:“frobozz = yes”;而例2的结果是:“frobozz
= no”。其原因就是在例1中。变量“foo”的定义是“foo = $(bar)”。

尽管变量“bar”的值为空,可是“ifdef”推断的结果是真。因此当我们须要推断一个变量的值是否为空的情况时。须要使用“ifeq”(或者“ifneq”)而不是“ifdef”。可參考前两个小节的内容。

keyword4:ifndef

keyword“ifndef”实现的功能和“ifdef”相反。格式为:

`ifndef VARIABLE-NAME‘

这个就不具体讨论了。它的功能就是实现了和“ifdef”相反的条件推断。

在“CONDITIONAL-DIRECTIVE”这一行上,能够以若干个空格開始,make处理时会被忽略这些空格。但不能以[Tab]字符做为開始(不然就被觉得是命令)。条件推断语句中,在除keyword(包含“endif”)之前、和条件表达式的參数中之外。其它不论什么地方都能够使用多个空格或[Tab]字符,它不会影响条件推断语句的功能。相同行尾也能够使用凝视(“#”開始直到一行的结束)。

“else”和“endif”也是条件推断语句的一部分。在书写时它们都是没有不论什么參数的,能够以多个空格開始(相同不能以[Tab]字符開始)多个空格或[Tab]字符结束。行尾相同能够有凝视内容。

在make读取makefile文件时计算表达式的值。并依据表达式的值决定推断语句中那一部分被作为此Makefile所要运行的内容(选择符合条件的语句)。因此在条件表达式中不能使用自己主动化变量,自己主动化变量在规则命令运行时才有效。更不能将一个完整的条件推断语句分写在两个不同的makefile文件里,当中在某一个makefile文件使用指示符“include”包括另外一个。

时间: 2024-08-07 08:19:30

Makefile 中:= ?= += =的差别 和条件运行的相关文章

Makefile 中:= ?= += =的区别 和条件执行

一:在Makefile中经常看到obj-m    := scull.o和KERNELDIR ?= /lib/modules/等不同的赋值方式,现在总结他们的区别: = 是最基本的赋值 := 是覆盖之前的值 ?= 是如果没有被赋值过就赋予等号后面的值 += 是添加等号后面的值 例: 1."=" make会将整个makefile展开后,再决定变量的值.也就是说,变量的值将会是整个makefile中最后被指定的值.看例子: x = foo y = $(x) bar x = xyz 在上例中,

Makefile 中条件表达式 以及函数

Makefile中条件表达式的语法为: <conditional-directive> <text-if-true> endif 或者 <conditional-directive> <text-if-true> else <text-if-false> endif <conditional-directive> 表示条件关键字: 关键字    说明 ifeq ifeq (arg1,arg2)       比较参数arg1和arg2的

makefile中条件判断与函数

1. 条件判断 1.1 语法 条件表达式的语法为: <conditional-directive> <text-if-true> endif 以及: <conditional-directive> <text-if-true> else <text-if-false> endif 其中<conditional-directive>表示条件关键字,如"ifeq".这个关键字有四个. (1)第一个是我们前面所见过的&q

qt中如何设置makefile中的编译参数(qt中添加gdb调试的条件)

在qt中要在Makefile中添加相关的编译参数可以通过在xx.pro文件中修改来实现: 在xx.pro中通过使用QMAKE_CXXFLAGS设置来实现(以添加gdb调试参数为例) QMAKE_CXXFLAGS += -g(在xx.pro文件中可能显示的是黑色,其他显示为有紫色) 重新编译后就可以使用gdb指令调试了.

Makefile中的函数

Makefile 中的函数 Makefile 中自带了一些函数, 利用这些函数可以简化 Makefile 的编写. 函数调用语法如下: $(<function> <arguments>) # 或者 ${<function> <arguments>} <function> 是函数名 <arguments> 是函数参数 1.1 字符串函数 字符串替换函数: $(subst <from>,<to>,<text&

Makefile 中的常用函数

1.$(subset <from>,<to>,<text>) 名称:字符串替换 功能:把字符串<text>中得<from>字符串替换成<to> 返回值:返回被替换过后的字符串 示例: $(subst ee,EE,feet on the street) 把"feet on the street"中的"ee"替换成"EE",返回结果是"fEEt on the strEE

Makefile中的常用函数

在Makefile中可以使用函数来处理变量,从而让我们的命令或是规则更为的灵活和具有智能.make所支持的函数也不算很多,不过已经足够我们的操作了.函数调用后,函数的返回值可以当做变量来使用. 一.函数的调用语法 函数调用,很像变量的使用,也是以"$"来标识的,其语法如下: $( ) 或是 ${ } 这里,就是函数名,make支持的函数不多.是函数的参数,参数间以逗号","分隔,而函数名和参数之间以"空格"分隔.函数调用以"$"

[转]Makefile中常用的函数

转自:http://linux.chinaunix.net/techdoc/develop/2009/07/09/1122854.shtml 在Makefile中可以使用函数来处理变量,从而让我们的命令或是规则更为的灵活和具有智能.make所支持的函数也不算很多,不过已经足够我们的操作了.函数调用后,函数的返回值可以当做变量来使用. 一.函数的调用语法 函数调用,很像变量的使用,也是以“$”来标识的,其语法如下:     $( ) 或是     ${ } 这里,就是函数名,make支持的函数不多

makefile中的shell编程注意点

参考:http://blog.csdn.net/wanglang3081/article/details/49423105 (1)Makefile本质上来讲也是shell脚本,即每条command都是shell进程,运行完shell进程都会退出.   (2)shell代码行,如果有=的话,=两边不能有空格   (3)Makefile中的shell,每一行是一个进程,不同行之间变量值不能传递.所以,Makefile中的shell不管多长也要写在一行.可以用\来分行写,格式更清晰一点. SUBDIR