[转帖]又一国产x86处理器可大规模上市:Intel至强核心 安全监测管控

又一国产x86处理器可大规模上市:Intel至强核心 安全监测管控

https://www.cnbeta.com/articles/tech/850525.htm

不知道是不是有一起汉芯事件 国产CPU 最近风声狠劲

从去年到今年,中兴、华为等公司接连被美国制裁,刺激了国内摆脱美国芯片依赖的决心,这其中国内依赖最严重的当属高性能处理器,特别是X86,因为X86是当前桌面、笔记本的主流选择,生态最为成熟,短时间替换不了。

有意思的是,最近有不少国产处理器露面了,上海兆芯与VIA威盛合作的兆芯8核X86号称性能可达Intel酷睿i5水平了, 中科曙光下属的海光公司更是拿了AMD Zen处理器授权推出了海光3000系列处理器,4到8核,最高3.8GHz频率,性能不输锐龙。

在这两款X86之外,还有一家国内公司的X86处理器上市了,日前澜起科技对外宣布其联合Intel、清华大学研发的津逮X86 CPU已具备大批量供货能力。

Intel也把X86授权给中国公司了?这事还要从前几年说起,首先说说澜起科技公司,他们成立于2004年,总部设在上海并在昆山、澳门、美国硅谷和韩国首尔设有分支机构。

根据公司官网,澜起科技致力于为云计算和人工智能领域提供高性能芯片解决方案。公司在内存接口芯片市场深耕十余年,先后推出了 DDR2、DDR3、DDR4系列高速、大容量内存缓冲解决方案,以满足云计算数据中心对数据速率和容量日益增长的需求。澜起科技发明的DDR4 全缓冲“1+9”架构被 JEDEC采纳为国际标准,其相关产品已成功进入全球主流内存、服务器和云计算领域,占据国际市场的主要份额。

在X86处理器上,2016年以来,澜起科技与清华大学、英特尔鼎力合作,研发出津逮系列服务器CPU。根据以往的报道来看,津逮系列服务器CPU的X86 CPU是Intel至强CPU,但网上对此X86内核的细节不详,不知道具体是哪代的处理器架构,按照Intel的习惯猜测,他们不太可能把最新架构给中国公司,这点上显然是不能跟AMD相比的。

不过考虑到Intel CPU内核这几年来变化也不大,那津逮系列服务器CPU的基本性能还是能保证的,所以官方强调性能表现与普通商用X86无异。

津逮系列服务器CPU的其他部分主要是清华大学的CPU硬件安全动态监测管控技术(DSC),可在澜起认证的可信环境中对处理器进行安全预检测,以排查出处理器的异常行为,保障服务器的安全、可信,该技术去年还获得了第五届世界互联网大会全球领先科技成果奖。

总的来说,津逮系列服务器CPU的合作方式倒也没多少新奇的,核心的计算部门是Intel X86,而且看描述还是直接来自于Intel,不想AMD那样是授权给国内厂商,而国内增加的部分主要是安全技术,这也是几乎所有国产X86甚至其他国产处理器都在强调的部分。

根据澜起科技官方消息,各系列津逮CPU已具备大批量供货能力,不过依然没有具体的规格及上市时间、售价等信息。

目前,联想、长城等数家服务器OEM厂商已采纳津逮®CPU及其系统解决方案,研发出了系列高性能且具有安全监控功能的服务器机型。同时,澜起科技也与中标软件、百敖软件等各方持续合作,共同完善围绕津逮®服务器平台的软硬件生态建设。

原文地址:https://www.cnblogs.com/jinanxiaolaohu/p/10921217.html

时间: 2024-10-08 19:47:20

[转帖]又一国产x86处理器可大规模上市:Intel至强核心 安全监测管控的相关文章

分配粒度和内存页面大小(x86处理器平台的分配粒度是64K,内存页是4K,所以section都是0x1000对齐,硬盘扇区大小是512字节,所以PE文件默认文件对齐是0x200)

分配粒度和内存页面大小 x86处理器平台的分配粒度是64K,32位CPU的内存页面大小是4K,64位是8K,保留内存地址空间总是要和分配粒度对齐.一个分配粒度里包含16个内存页面. 这是个概念,具体不用自己操心,比如用VirtualAllocEx等函数,给lpAddress参数NULL系统就会自动找一个地方分配你要的内存空间.如果需要自己管理这个就累了...... 一个分配粒度是64K,这就是为什么Null指针区域和64K进入区域都是 64K的原因,刚好就是一个分配粒度.一个内存页是4K,这就是

[转帖]Marvell第二代ARM处理器ThunderX2解析

Marvell第二代ARM处理器ThunderX2解析 https://www.cnbeta.com/articles/tech/853137.htm 长久以来,服务器数据中心市场一直被x86 CPU架构所垄断,而在近些年,ARM架构不断吹响进军服务器领域的号角,虽然始终算不上成功,但巨头们从未放弃.台北电脑展上,Marvell(美满电子)就详细介绍了第二代基于ARM架构的服务器处理器“ThunderX2 CN99XX”,号称多项性能指标都可以媲美乃至碾压Intel Xeon至强.AMD EPY

【X86】---X86处理器大小端的数据存储验证

之前也关注过大小端的存储,可能时间久了,加之又之前的电脑抽象换成了当前的处理器寄存器的值判断,导致自己总是有点蒙圈.看Spec手册的时候,有时会无法与手册中某个Bit的值与RU/RW工具读出来的对应上.这就很尴尬了.专门花时间整理下该部分的内容: 1. 什么是大小端 先解释下什么是大小端(自行百度) 2. X86处理器用RU工具读取的值如何与Spec的描述进行Bit对应 2.1 如:下面是一个Spec中GP_LVL寄存器,另一个是RU工具读出来的.我想判断该寄存器的Bit3的值是多少,这下犯难了

x86 处理器开机顺序

无论是千万行的linux ,还是百万行的uefi ,或者百十行的app, 它都有一个主线.应用程序是main() 函数里面全部函数运行完,程序结束.这里main() 做为程序的起点,uefi 能够觉得,就是peimain.c  dxemain.c bds.c 这三个函数运行完,bios 结束.假设进一步的细分. 假设 把pei 和 sec 叫做early initialization, 这一阶段 主要就是在做microcode 更新.跳到保护模式,用cache 去模拟内存以便实现C函数的子过程调

汇编语言:基于 X86 处理器第三章复习笔记

一:基本语言元素 1:整数常量 整数常量表达式:[{ + / - }] digits [ radix ] 整数常量的表达与进制是分不开的,通常通过在尾部添加字母加以区分: 十六进制 h 十进制   t(一般省略) 八进制   o/q 二进制   b 编码实数 r 注意:以字母开头的十六进制为了与标识符分区,必须在前面加数字 0 2:整形常量表达式 整形常量表达式是指一种算术表达式,由整数常量,算术运算符构成,注意:整形常量表达式的运算结果也必须是一个整数常量,其位数应该在处理器的位数之内 算术表

【转帖】AMD Zen 3处理器IPC性能提升17% 浮点性能大涨50%

AMD Zen 3处理器IPC性能提升17% 浮点性能大涨50% https://www.cnbeta.com/articles/tech/925543.htm AMD YES 下个月初发布7nm锐龙APU及移动版锐龙4000之后,AMD在7nm Zen2架构上就算是功德圆满了,剩下的就要全力以赴2020年要发布的7nm Zen3处理器了.最新消息对Zen3的性能提升非常乐观,认为浮点性能大涨50%,推动平均IPC性能提升17%,远超之前的预期. 访问购买页面: AMD旗舰店 目前我们能知道的就

《汇编语言 基于x86处理器》第九章字符串与数组部分的代码

? 书中第九章的程序,主要讲了 ● 代码,Irvine32 中的字符串库函数代码范例 1 INCLUDE Irvine32.inc 2 3 .data 4 str1 BYTE "abcde////", 0 5 str2 BYTE "ABCDE", 0 6 msg0 BYTE "Upper case: ", 0 7 msg1 BYTE "str1 == str2", 0 8 msg2 BYTE "str1 < s

《汇编语言 基于x86处理器》第十章结构和宏部分的代码

? 书中第十章的程序,主要讲了结构与宏的使用 ● 代码,使用结构,对比是否对齐的性能差距 1 INCLUDE Irvine32.inc 2 INCLUDE macros.inc 3 4 structN STRUCT ; 非对齐的结构 5 Lastname BYTE 30 DUP(0) ; 30 6 Years WORD 0 ; 2 7 SalaryHistory DWORD 0, 0, 0, 0 ; 16 8 structN ENDS ; 48 Byte 9 10 structA STRUCT

《汇编语言 基于x86处理器》第十三章高级语言接口部分的代码 part 1

? 书中第十三章的程序,主要讲了汇编语言和 C/++ 相互调用的方法 ● 代码,数组求和的几种优化 1 int arraySum(int array[], int count) ; O0 2 { 3 010716D0 push ebp 4 010716D1 mov ebp,esp 5 010716D3 sub esp,0D8h 6 010716D9 push ebx 7 010716DA push esi 8 010716DB push edi 9 010716DC lea edi,[ebp-0