深入理解电容器的等效串联电阻(ESR),多个小电容并联取代大电解电容的作用

电容的等效串联电阻ESR

普遍的观点是:一个等效串联电阻(ESR)很小的相对较大容量的外部电容能很好地吸收快速转换时的峰值(纹波)电流。但是,有时这样的选择容易引起稳压器(特别是线性稳压器 LDO)的不稳定,所以必须合理选择小容量和大容量电容的容值。永远记住,稳压器就是一个放大器,放大器可能出现的各种情况它都会出现。由于 DC/DC 转换器的响应速度相对较慢,输出去耦电容在负载阶跃的初始阶段起主导的作用,因此需要额外大容量的电容来减缓相对于 DC/DC 转换器的快速转换,同时用高频电容减缓相对于大电容的快速变换。通常,大容量电容的等效串联电阻应该选择为合适的值,以便使输出电压的峰值和毛刺在器件的Dasheet 规定之内。高频转换中,小容量电容在 0.01μF 到0.1μF 量级就能很好满足要求。表贴陶瓷电容或者多层陶瓷电容(MLCC)具有更小的 ESR。另外,在这些容值下,它们的体积和 BOM 成本都比较合理。如果局部低频去耦不充分,则从低频向高频转换时将引起输入电压降低。电压下降过程可能持续数毫秒,时间长短主要取决于稳压器调节增益和提供较大负载电流的时间。用 ESR 大的电容并联比用 ESR 恰好那么低的单个电容当然更具成本效益。然而,这需要你在 PCB 面积、器件数目与成本之间寻求折衷。

深入理解电容器的等效串联电阻(ESR)

电容器的主要技术指标有电容量、耐压值、耐温值。除了这三个主要指标外,其他指标中较重要的就是等效串联电阻(ESR)了。有的电容器上有一条金色的带状线,上面印有一个大大的空心字母“I”,它表示该电容属于LOW ESR低损耗电容。有的电容还会标出ESR值(等效串联电阻),ESR越低,损耗越小,输出电流就越大,电容器的品质越高。ESR 是Equivalent Series Resistance的缩写,即“等效串联电阻”。理想的电容自身不会有任何能量损失,但实际上,因为制造电容的材料有电阻,电容的绝缘介质有损耗。这个损耗在外部,表现为就像一个电阻跟电容串联在一起,所以就称为“等效串联电阻”。和ESR类似的另外一个概念是ESL,也就是等效串联电感。早期的卷制电感经常有很高的ESL,容量越大的电容,ESL一般也越大。ESL经常会成为ESR的一部分,并且ESL会引起串联谐振等现象。但是相对电容量来说,ESL的比例很小,出现问题的几率很小,后来由于电容制作工艺的提高,现在已经逐渐忽略ESL,而把ESR作为除容量、耐压值、耐温值之外选用电容器的主要参考因素了。

串联等效电阻ESR的单位是毫欧(mΩ)。通常钽电容的ESR通常都在100毫欧以下,而铝电解电容则高于这个数值,有些种类电容的 ESR甚至会高达数欧姆。ESR的高低,与电容器的容量、电压、频率及温度都有关系,当额定电压固定时,容量愈大 ESR愈低。同样当容量固定时,选用高的额定电压的品种也能降低 ESR;故选用耐压高的电容确实有许多好处;低频时ESR高,高频时ESR低;高温也会造成ESR的升高。

现在电子技术正朝着低电压高电流电路的设计方向发展,供应给元器件的电压呈现越来越低的趋势,但对功率的要求却丝毫没有降低。按P=UI的公式来计算,要获得同样的功率,电压降低了,那就必须得增大电流。例如INTEL、AMD的最新款CPU,电压均小于2V,和以前3、 4V的电压相比低得多。但另一方面这些芯片由于晶体管和频率的激增,需求的功耗却是增大了许多,对电流的要求就越来越高了。例如两颗功率都是70W的 CPU,前者电压是3.3V,后者电压是1.8V。那么,前者的电流I=P/U=70W/3.3V=21.2A;而后者的电流I=P/U=70W /1.8V=38.9A,将近是前者电流的两倍。在通过电容的电流越来越高的情况下,假如电容的ESR值不能保持在一个较小的范围,那么就会产生更高的纹波电压(理想的输出直流电压应该是一条水平线,而纹波电压则是水平线上的波峰和波谷),因此就促使工程师在设计时,要使用最小的ESR电容器。

ESR值与纹波电压的关系可以用公式V=R(ESR)×I表示。这个公式中的V就表示纹波电压,而R表示电容的ESR,I表示电流。可以看到,当电流增大的时候,即使在ESR保持不变的情况下,纹波电压也会成倍提高,因此采用更低ESR值的电容是势在必行的。此外,即使是相同的纹波电压,对低电压电路的影响也要比在高电压情况下更大。例如对于3.3V的CPU而言,0.2V纹波电压所占比例较小,不足以形成很大的影响,但是对于1.8V的CPU,同样是0.2V的纹波电压,其所占的比例就足以造成数字电路的判断失误。

例如《电子报》2007年第26期17版的《由NCP1200构成的12V、1A开关电源》的文章中,对开关变压器次级二极管整流后的LCπ型滤波器中电容C6、C7的要求就是“要选用等效串联电阻小的优质电解电容,等效电阻不仅会影响转换率还会影响输出纹波电压。”

ESR 是等效“串联”电阻,将两个电容串联,会使ESR值增大,而并联则会使之减小。因此在需要更低ESR的场合,而低ESR的大容量电容价格又相对昂贵的情况下,用多个ESR相对高的铝电解电容并联,形成一个低ESR的大容量电容也是一种常用的办法。很多开关电源采取的电容并联的策略,以牺牲一定的PCB空间,换来器件成本的减少。

不过一定等效串联电阻的存在也有好的方面。比如在稳压电路中,有一定ESR的电容,在负载发生瞬变的时候,会立即产生波动而引发反馈电路动作,这个快速的响应,以牺牲一定的瞬态性能为代价,获取了后续的快速调整能力,尤其是功率管的响应速度比较慢,而且在电容器的体积、容量受到严格限制的情况。这种情况多见于一些使用MOS管做调整管的三端稳压器或相似的电路中,采用太低的ESR电容器反而会降低整体的性能。

多个小电容并联取代大电解电容的作用

这种用法常见于开关电源部分,作用是高频滤波。多个电容并联主要是为了降低电容的等效阻抗,因为并联。用小容量的陶瓷电容代替了电解电容,增加了寿命。电解电容的寿命只有几千小时,而陶瓷电容的寿命有几十万小时。防止趋附效应的原理是增加导线的表面积。多个电容只能降低线路可靠性,而不可能增加大电容的高频性能很差。通常电容越大,其谐振频率越低。一旦超过谐振频率,电容将表现成一个电感,完全起不到滤波的作用,如果用N个小电容并联,由于每个小电容的谐振频率都很高,就没有这样的问题了,同样容量的电容,并联越多的小电容越好, 耐压值、耐温值、容值、ESR(等效电阻)等是电容的几个重要参数,对于ESR自然是越低越好。ESR与电容的容量、频率、电压、温度等都有关系。当电压固定时候,容量越大,ESR越低。在板卡设计中采用多个小电容并连多是出与PCB空间的限制,这样有的人就认为,越多的并联小电阻,ESR越低,效果越好。理论上是如此,但是要考虑到电容接脚焊点的阻抗,采用多个小电容并联,效果并不一定突出。

●ESR越低,效果越好。

结合我们上面的提高的供电电路来说,对于输入电容来说,输入电容的容量要大一点。相对容量的要求,对ESR的要求可以适当的降低。因为输入电容主要是耐压,其次是吸收MOSFET的开关脉冲。对于输出电容来说,耐压的要求和容量可以适当的降低一点。ESR的要求则高一点,因为这里要保证的是足够的电流通过量。但这里要注意的是ESR并不是越低越好,低ESR电容会引起开关电路振荡。而消振电路复杂同时会导致成本的增加。板卡设计中,这里一般有一个参考值,此作为元件选用参数,避免消振电路而导致成本的增加。

●好电容代表着高品质。

“唯电容论”曾经盛极一时,一些厂商和媒体也刻意的把这个事情做成一个卖点。在板卡设计中,电路设计水平是关键。和有的厂商可以用两相供电做出比一些厂商采用四相供电更稳定的产品一样,一味的采用高价电容,不一定能做出好产品。衡量一个产品,一定要全方位多角度的去考虑,切不可把电容的作用有意无意的夸大.

纹波电压,输出电容ESR

开关电源的输出纹波电压分两部分组成,其一是由电容充放电产生的容性纹波电压,其二为电容ESR产生的阻性纹波电压。 为了得到较小的由ESR产生的阻性纹波电压,听说可用多个电容并联起来,不知道若干个电容并联起来总的ESR具体如何变化,变小了我可以理解,但是变成什值了呢? 比如,一个470uF的电解电容的ESR为0.1欧,那两个电解并联起来ESR是不是就是0.05欧了,我现在有点疑问,不知道用低ESR的陶瓷电容跟电解电容并联起来,有没有同样的效果呢。比如,我输出,经过计算,纹波要求电容ESR低于0.01欧,那照前面的想法,可能需要好几个的电解电容才能达到要求,如果我选择使用一个电解电容,然后给它并联若干个陶瓷电容103或者104,有没有效果。

答:如果要求esr很低,一般是选择大容量的MLCC(MULTILAYER CERAMIC CHIP CAPACITOR),不必用N个104并联。

--------------------------------------------------------------------------------------------------------

1 多只并联,确实可以降低ESR  具体计算方法,跟电阻并联的。

2 可以选择低ESR的电解,不过价格比较贵。

3 也可以选择薄膜电容代替。

--------------------------------------------------------------------------------------------------------

不同类型的电容并联。等效的ESR和电容值都是跟频率相关的。不是简单的ESR/n,C×n的。通常小ESR小容量的和大ESR,大容量的电容并联。ESR和电容都介于二者之间。

你说的电解电容并低ESR的瓷片,对减小纹波是有效果的。

滤波电路 几个电容并联和一个大电容(容量相等)有什么不同吗?

答:两者电容容量是相等的。但是现实中电容是有等效串联电感和等效串联电阻寄生参数,一个电容可以看做下图的模型

,一个大电容的ESL和ESR是要比小容量的电容大的,而在同容量下ESL和ESR的数值越小电容的滤波能力就越强,所以多个电容并联和一个容量相等的大电容的主要区别是,多个电容并联的ESL和ESR要比一个容量相等大电容要低很多,滤波能力更强。你不妨先认为小容量的电容(假设100u)的ESL和ESR跟大电容(200u)的ESL和ESR相等,然后两个小电容并联后其等效电容等于200u,但是其ESL和ESR因为并联而减半,所以两个小电容并联的滤波能力更强。假如是此时四个并联,那么ESL和ESR就是大电容的四分之一。希望能帮到你。

简谈电容使用的误区

1.电容容量越大越好?

很多人在电容的替换中往往爱用大容量的电容。我们知道虽然电容越大,为IC提供的电流补偿的能力越强。且不说电容容量的增大带来的体积变大,增加成本 的同时还影响空气流动和散热。关键在于电容上存在寄生电感,电容放电回路会在某个频点上发生谐振。在谐振点,电容的阻抗小。因此放电回路的阻抗最小,补充能量的效果也最好。但当频率超过谐振点时,放电回路的阻抗开始增加,电容提供电流能力便开始下降。电容的容值越大,谐振频率越低,电容能有效补偿电流的频 率范围也越小。从保证电容提供高频电流的能力的角度来说,电容越大越好的观点是错误的,一般的电路设计中都有一个参考值的。

2.同样容量的电容,并联越多的小电容越好?

耐压值、耐温值、容值、ESR(等效电阻)等是电容的几个重要参数,对于ESR自然是越低越好。ESR与电容的容量、频率、电压、温度等都有关系。当电压固定时候,容量越大,ESR越低。在板卡设计中采用多个小电容并连多是出与PCB空间的限制,这样有的人就认为,越多的并联小电阻,ESR越低,效果越好。理论上是如此,但是要考虑到电容接脚焊点的阻抗,采用多个小电容并联,效果并不一定突出。

3.ESR越低,效果越好?

相对容量的要求,对ESR的要求可以适当的降低。因为输入电容主要是耐压,其次是吸收MOSFET的开关脉冲。对于输出电容来说,耐压的要求和容量可以适当的降低一点。ESR的要求则高一点,因为这里要保证的是足够的电流通过量。但这里要注意的是ESR并不是越低越好,低ESR电容会引起开关电路振荡。而消振电路复杂同时会导致成本的增加。板卡设计中,这里一般有一个参考值,此作为元件选用参数,避免消振电路而导致成本的增加。

4.好电容代表着高品质?

“唯电容论”曾经盛极一时,一些厂商和媒体也刻意的把这个事情做成一个卖点。在板卡设计中,电路设计水平是关键。和有的厂商可以用两相供电做出比一些厂商采用四相供电更稳定的产品一样,一味的采用高价电容,不一定能做出好产品。衡量一个产品,一定要全方位多角度的去考虑,切不可把电容的作用有意无意的夸大。

时间: 2024-08-27 21:03:36

深入理解电容器的等效串联电阻(ESR),多个小电容并联取代大电解电容的作用的相关文章

[专业名词·硬件] 1、等效串联电阻ESR概述及稳压电路中带有一定量ESR电容的好处

    一.等效串联电阻ESR概述 ESR是Equivalent Series Resistance的缩写,即“等效串联电阻”.理想的电容自身不会有任何能量损失,但实际上,因为制造电容的材料有电阻,电容的绝缘介质有损耗.这个损耗在外部,表现为就像一个电阻跟电容串联在一起,所以就称为“等效串联电阻”.有的电容还会标出ESR值(等效串联电阻),ESR越低,损耗越小,输出电流就越大,电容器的品质越高. 二.ESR的成因分析 任何一个电容都会存在ESR,在电容电极之间始终都存在着一个电气性的电阻,如金属

理解使用before,after伪类实现小三角形气泡框

先来理解before和after伪类的用法吧,before从字面上的意思可以理解为前面的意思,它一般和content属性一起使用,把内容插入在其他元素的前面,同理after的含义就是把内容插入到其他元素的后面了.先来看一个简单的demo,如下代码: <!DOCTYPE html PUBLIC "-//W3C//DTD HTML 4.01 Transitional//EN" "http://www.w3.org/TR/html4/loose.dtd"> &

电解电容

似乎所有的硬件工程师谈论点解电容的好坏的时候,最后总是少不了一句,要选择ESR参数低一点的电容云云,,但公司采购员按这个要求去采购电容的时候,只能选择好品牌,因为采购员心里知道,好品牌的电容ESR参数才低,因,电解电容的ESR值从不标示出来. 本文引用地址:http://www.eepw.com.cn/article/262932.htm 一.先来说ESR. 作为开关电源的输出整流滤波电容器,电容量往往是首要的选择,铝电解电容器的电容量完全可以满足要求,而ESR则相对比较高.可以通过多只并联的方

整流滤波时电容和电感大小型号的选择

纸介电容 用两片金属箔做电极,夹在极薄的电容纸中,卷成圆柱形或者扁柱形芯子,然后密封在金属壳或者绝缘材料(如火漆.陶瓷.玻璃釉等)壳中制成.它的特点是体积较小,容量可以做得较大.但是有固有电感和损耗都比较大,用于低频比较合适. 云母电容 用金属箔或者在云母片上喷涂银层做电极板,极板和云母一层一层叠合后,再压铸在胶木粉或封固在环氧树脂中制成.它的特点是介质损耗小,绝缘电阻大.温度系数小,适宜用于高频电路. 陶瓷电容 用陶瓷做介质,在陶瓷基体两面喷涂银层,然后烧成银质薄膜做极板制成.它的特点是体积小

[转]理解低压差稳压器 (LDO) 实现系统优化设计

转]理解低压差稳压器 (LDO) 实现系统优化设计 电子电路 by xfire 低压差稳压器(LDO)看似简单,但可提供重要功能,例如将负载与不干净的电源隔离开来或者构建低噪声电源来为敏感电路供电. 本简短教程介绍了一些常用的 LDO 相关术语,以及一些基本概念,如压差.裕量电压.静态电流.接地电流.关断电流.效率. 直流输入电压和负载调整率.输入电压和负载瞬态响应.电源抑制比(PSRR).输出噪声和精度.同时,为了方便理解,文中采用 了示例和插图. 设计过程中通常到后期才会进行 LDO 选型,

退耦、旁路电容

所谓退耦,即防止前后电路网络电流大小变化时,在供电电路中所形成的电流冲击对网络的正常工作产生影响.换言之,退耦电路能够有效的消除电路网络之间的寄生耦合. 退耦电容的选择高手和前辈们总是告诉我们这样的经验法则:“在电路板的电源接入端放置一个1-10μF的电容,滤除低频噪声:在电路板上每个器件的电源与地线之间放置一个0.01-0.1μF的电容,滤除高频噪声.”在书店里能够得到的大多数的高速PCB设计.高速数字电路设计的经典教程中也不厌其烦的引用该首选法则(老外俗称Rule ofThumb).但是为什

电容退耦原理分享

本文转自:http://www.qiyeku.com/xinwen/106161.html 1.应用于电源电路,实现旁路.去藕.滤波和储能方面电容的作用,下面分类详述之: 1)滤波 滤波是电容的作用中很重要的一部分.几乎所有的电源电路中都会用到.从理论上(即假设 电容为纯电容)说,电容越大,阻抗越小,通过的频率也越高.但实际上超过1uF 的电容 大多为电解电容,有很大的电感成份,所以频率高后反而阻抗会增大.有时会看到有一个电 容量较大电解电容并联了一个小电容,这时大电容通低频,小电容通高频.电容

钽电容介绍

一.前言 1.钽的理化性能 二.钽电容简介和基本结构 2.1.基本结构 2.2.工艺流程 三.钽电容的主要特性参数 3.1.容值 3.2.额定工作电压&浪涌电压 3.2.1.浪涌电压 3.2.2.反向电压 3.3.电流 3.3.1.纹波电流&浪涌电流 3.3.2.漏电流 3.4耗散因子(DF值) 3.5阻抗,等效串联阻抗(ESR)&感抗 四.电容失效模式,机理和失效特点 五.设计,保存,焊接注意事项 5.1.设计注意点 5.1.1.电压 5.1.2.电流 5.1.3.热设计&

退耦电容

转的!  pcb 设计的经验法则:“在电路板的电源接入端放置一个 1-10μF的电容,滤除低频噪声:在电路板上每个器件的电源与地线之间放置一个0.01-0.1μF的电容,滤除高频噪声.”首选法则(老外俗称 Rule of Thumb).做电路的人都知道需要在芯片附近放一些小电容,至于放多大?放多少?怎么放?     两个常用的简单概念.      什么是旁路?旁路(Bypass),是指给信号中的某些有害部分提供一条低阻抗的通路.电源中高频干扰是典型的无用成分,需要将其在进入目标芯片之前提前干掉,