lvds配置

基于Altera FPGA的LVDS配置应用一例

在特权同学发表博文《Cyclone III的LVDS接口注意事项》后,不少网友发邮件询问LVDS具体应用的一些问题。这些网友,归根到底,估计是文档看得太少了,或许还缺少动手实践的摸索。做原型开发的知识储备,无外乎两种方式,要么理论,要么实践。理论上前面说的文档是一方面,但是说理论不要被文档框住了,以为理论就是书本和文字。其实换一个角度来理解理论,你也可以认为是间接获得知识的手段,包括一些可用的论坛资源、博文资源,甚至FAE资源等等。不要金口难开,发个邮件打个电话,可能那些吃这个饭的FAE们一句话就帮你搞定问题了。当然了,在你什么都没搞明白前,还是不建议你一通瞎问。比较合适的方式是先自己去消化官方提供的文档,然后动手实践过程中实在是遇到百思不得其解的问题时再通过请教他人的方式得以解决。

而可能很多“菜鸟”百思不得其解的是文档到底从哪里找,茫茫网络浩如烟海,找个对口文档岂非易事?呵呵,其实,这个文档正可谓“众里寻他千百度,蓦然回首,那人却在灯火阑珊处”。瞧,有心的朋友早已发现这个不是秘密的秘密了。当我们使用Quartus II的MegaWizard选择并进入某个IP核的配置界面后,如图1所示,我们总能够在右上角看到一个名为“Documentation”的按钮,他就是传说中的“灯火阑珊处”了,点击后有两个二级子按钮,“On the Web”指向三级菜单的两个网络链接,“altlvds_tx Megafunction User Guide”则直接链接打开本地的帮助文档。

图1

关于文档,除此以外,特权同学比较习惯的做法是在Quartus II handbook或Help中搜索关键词,如这里的altlvds_tx或LVDS,从而找到相关内容的介绍说明。在实践前,这些理论知识的储备是必须的,否则咱的“高楼”很可能就是建立在“空穴”之上,指不定哪天就像咱上海前些年那座莲花河畔景苑一样在风雨过后居然楼体完整的“体面”倒下了。

这里的altlvds_tx/ altlvds_rx实际上不过是一个并串/串并转换器而已,但由于LVDS速度比较高,而且接口上使用了差分信号,所以不是用户随便用逻辑就能“模拟”出来的,因此势必要有官方在FPGA器件上硬件级和Quartus II上软件级的双重支持。那么到用户这边,一切都变得“傻瓜”化配置操作了,而用户真正要关心的,只是要实现的LVDS接口的时序需求,并把这些需求都转化为IP核配置上的参数。

下面简单的说一下整个IP核的配置和例化使用。具体的配置说明还望大家仔细研究官方的User Guider,特权同学这里的一些内容充其量不过是一个简化版的快速入门教程。

如图2所示,先创建一个新的ALTLVDS核,然后进入相关配置页面。

图2

参数设置共有3个配置页面,分别如图3、图4和图5所示。

如图3所示,这里选择LVDS transmitter,然后设置3个LVDS通道(channels);每个通道对应7个解串因子,即7并1串处理。最下面的Use External PLL如果勾选上,则这个IP核内的其他两个配置页面不可设置,用户的时序频率方面的配置主要在外部的PLL时钟上下文章了;若不勾选上,我们接着来看后面两个配置页面。

图3

如图4所示,在Frequency/PLL settings中,需要配置好LVDS串行数据传输速率(此处为245Mbps),而输入时钟速率通常为LVDS串行传输速率除以解串因子得到(245/7=35)。其他几个选项一般使用默认设置,大家可以参考altlvds_tx Megafunction User Guide中有详细说明。

图4

如图5所示,Transmitter settings中有多个Transmitter outclock配置选项,主要是LVDS输出时钟与输出差分信号的时钟以及相位设置,具体如何配置还是需要根据用户本身这个LVDS信号的传输需求而定。

图5

配置完成后,可以在工程目录下的*_inst.v中找到新配置IP核的例化模板,本实例如下:

lcdlvds      lcdlvds_inst (

.pll_areset ( pll_areset_sig ),

.tx_in ( tx_in_sig ),

.tx_inclock ( tx_inclock_sig ),

.tx_out ( tx_out_sig ),

.tx_outclock ( tx_outclock_sig )

);

这些信号接口的简单说明如下,方向为相对于LVDS内部模块而言。


信号名


方向


位宽


描述


pll_areset


Input


1


异步复位信号,复位LVDS内部所有计数器


tx_in


input


21


待解串的数据,3个通道的7bit即21bit


tx_inclock


Input


1


传输PLL的输入参考时钟,即设置好的35MHz


tx_out


Output


3


LVDS输出数据


tx_outclock


Output


1


LVDS输出时钟

最后,在管脚分配时,需要选择I/O Standard为LVDS,然后会自动参数另一个*(n)的配对差分管脚,如图6所示。

图6

lvds配置

时间: 2024-10-25 01:40:36

lvds配置的相关文章

全志A33 lichee lvds屏幕配置

开发平台 * 芯灵思SinlinxA33开发板 淘宝店铺: https://sinlinx.taobao.com/ 嵌入式linux 开发板交流 QQ:641395230 芯灵思SinlinxA33开发板支持lcd,lvds,dsi屏幕接口,这节通过制作添加lvds配置文件,使其支持lvds屏幕. 打开 /root/work/sinlinx/a33/lichee/sinlinx_config 目录,新建ldvs1024x600.fex文件 将lcd1024x600.fex文件内容拷贝到ldvs1

Linux LVDS 参数配置

参考: https://blog.csdn.net/u014770862/article/details/76274951 找到 LVDS datasheet 的屏幕参数表格,如下: 由上图我们可以看到 CLK == 71.1MHz 的时候, Tv - Tvd == 23 Th - Thd == 160 在 Linux devicetree 里面,关于 LVDS 的配置如下 542 timing2: timing2 { 543 clock-frequency = <71100000>; 544

ZYNQ7000 LVDS接口输出配置

xilinx 7系列芯片不再支持LVDS33电平,在VCCO电压为3.3V的情况下无法使用LVDS25接口. 有些设计者想通过在软件中配置为LVDS25,实际供电3.3V来实现LVDS33也是无效的,原因是xilinx 7系列芯片在IO配置方面增加了过压保护,因而无法通过欺骗综合软件的方式强行配置IO,具体参见 7-Series SelectIO Resources Guide, page 100, Note 2 states: "if the voltage exceeds 2.85V, th

构建低成本、高度可配置的桥接解决方案:在嵌入式设计中采用基于D-PHY的MIPI标准外设

http://www.autooo.net/classid106-id128484-2.html 嵌入式系统的设计者们正面临着进退两难的困境.一方面他们需要降低系统成本.另一方面他们的系统面向使用面相对较窄.小批量的应用,无法发挥出大批量生产的规模效益.大批量的消费类应用市场提供的元件能够处理类似的任务,而且成本更低,但嵌入式系统设计者们却无法充分利用这些元件,因为他们的系统可靠性建立在为嵌入式环境优化的高度专用的那些传统接口之上.这个问题在显示屏.摄像头和应用处理器方面最为突出,适用于移动平台

I.MX6 u-boot 2009 lvds hdmi lcd 补丁

/************************************************************************* * I.MX6 u-boot 2009 lvds hdmi lcd 补丁 * 说明: * 最近一直在弄这个Parallel LCD的显示问题,找到了了这个补丁,不过打补丁 * 的时候会遇到一些问题. * * 2016-9-1 深圳 南山平山村 曾剑锋 *************************************************

液晶常用接口“LVDS、TTL、RSDS、TMDS”技术原理介绍

液晶常用接口“LVDS.TTL.RSDS.TMDS”技术原理介绍 1:Lvds Low-Voltage Differential Signaling 低压差分信号 1994年由美国国家半导体公司提出之一种信号传输模式,它是一种标准 它在提供高数据传输率之同时会有很低之功耗,另外它还有许多其他之优势: 1.低电压电源之兼容性 2.低噪声 3.高噪声抑制能力 4.可靠之信号传输 5.能够集成到系统级IC内 使用LVDS技术之之产品数据速率可以从几百Mbps到2Gbps. 它是电流驱动之,通过在接收端

围观迅为IMX6开发板QT下LVDS和HDMI如何双屏异显的

首先将迅为-IMX6开发板分别连接9.7寸屏和HDMI显示器 然后使用MfgTool工具烧写QT系统 然后拨码开关设置成从emmc启动 在uboot命令行下设置开发板为9.7寸屏显示(这样也会同时设置HDMI) 设置完,保存配置,如下图: 然后设置启动QT系统,并保存设置,如下图: 然后开发板重新启动,可以看到默认9.7寸屏显示qt的触摸校准程序了,点击屏幕校准,最后会在9.7寸屏上运行QT的demo程序.HDMI显示通道默认是关闭的,在串口命令行下输入命令"echo 0 > /sys/c

高速数字逻辑电平(8)之LVDS差分信号深度详解

原文地址点击这里: LVDS(Low-Voltage Differential Signaling ,低电压差分信号)是美国国家半导体(National Semiconductor, NS,现TI)于1994年提出的一种信号传输模式的电平标准,它采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗.低误码率.低串扰和低辐射等优点,已经被广泛应用于串行高速数据通讯场合当中. LVDS技术规范有两个标准,即TIA(电讯工业联盟)/EIA(电子工业联盟)的ANSI/TIA/

LVDS 屏幕 M215HGE-L21 在 rk3288 上的适配过程

2019-08-09 关键字:LVDS点屏.rk3288 LVDS点屏.奇美LVDS屏幕点屏 奇美M215HGE-L21 是一款 21.5 寸的分辨率达 1920*1080 的不可触摸的 LVDS 型显示屏. 笔者这边的这块屏幕是一种嵌在一块触摸板里的.有两根线需要连接到 rk3288 上,一根是 LVDS 线,用于视频数据的传输,另一根是 USB 线,用于触摸信号的传输.这块屏幕默认并不带触摸功能,所以触摸板是我们这边额外增加的. 在点屏之前首先必须要确认硬件电路,点屏是一种非常依赖硬件的事情