低电平ViL

低电平

编辑

低电平(Vil)指的是保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。

中文名
低电平
外文名
Vil
主要应用
测量电缆和保护连接

目录

  1. 定义
  2. 输入
  3. 输出
  1. 应用简介
  2. 对测量电缆的要求
  3. 测量常用连接器类型
  1. 测量电缆和保护连接
  2. 对测试夹具的要求

定义

编辑

输入

低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。

输出

低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。

应用简介

编辑

对测量电缆的要求

虽然数字多用表常常使用无屏蔽的测试引线,但是这种连接方式在使用皮安计、静电计和SMU等进行低电平测量时一般是不合适的。这些仪器通常使用同轴电缆[1]或三同轴电缆[2]。

同轴电缆由屏蔽包围的单芯导体组成(图2-54a),而三同轴电缆在第一层屏蔽之外又加入了第二层屏蔽(图2-54b)。使用三同轴电缆时,为了减少电缆泄漏并尽量降低电路的上升时间,可以将内层屏蔽驱动保护电位。外层屏蔽通常连到机箱地,有的时候连到公共端。在这两种情况下,考虑到安全因素,外层屏蔽的电位不得比机箱地高出 30V有效值(42.4V峰值)。一定要使用编织紧密的屏蔽以避免静电干扰。同轴电缆和三同轴电缆都有低噪声的产品型号,在低电平测量中应当使用这种电缆。低噪声电缆的内部有石墨涂敷层,以尽量降低由摩擦电效应产生的电流(见第2.3.4节)。虽然普通同轴 电缆的泄漏和噪声电流比低噪声电缆要高,但是在某些情况下,普通的同轴电缆,如 RG-58可能还是适用的。

在测量高电阻时,电缆的绝缘电阻是很重要的。质量良好的三同轴电缆使用聚乙烯绝缘材料,其导体到屏蔽的典型绝缘电阻值大约为1TΩ/英尺。

当电缆的长度增加时,其电缆电阻、电容和泄漏电流[3]等参数也会变化。所以重要之点是使所有的连接电缆尽可能地短。例如,电阻参数为1TΩ/英尺 、电容参数为100pF/英尺的电缆,当其长度为10英尺时,绝缘电阻为100GΩ、电容为1000pF。

测量常用连接器类型

静电计、皮安计和SMU[4]的测量工作中使用两种通用类型的连接器。图2-55所示的BNC连接器[5]是一种同轴连接器。它包括中心导体和外壳或屏蔽连接,而图2-56所示的三同轴连接器则包括中心导体、内屏蔽和外屏蔽。

BNC连接器

BNC连接器的中心导体连到输入HI端,而外壳连到输入LO端。注意,外壳可以直接在仪器上连到机箱地。

三槽三同轴连接器

三同轴连接器[6]的中心导体连到HI端。内层屏蔽连到LO端或保护端,而外层屏蔽通常连到机箱地。然而,对某些SMU来说,外层屏蔽连到LO端(公共端),并允许对地浮空。关于三同轴电缆和保护技术的更多的信息请见下面的讨论。

为了保持高绝缘电阻,在所有连接器的各个导体之间要使用合适的绝缘材料。为此,大多数高质量的BNC和三同轴连接器在导体之间都使用聚四氟乙烯来绝缘。

三同轴连接器有两槽和三槽两种结构。三槽连接器[7]的设计是近年来出现的,其目的是避免在试图使BNC连接器和三同轴连接器配接时,引起连接器损坏。大多数新的设备都使用三槽连接器设计。此外还有在这两种连接器之间进行变换的适配器。

测量电缆和保护连接

如前所述,当我们把保护电压连到同轴电缆[8]的屏蔽时,如果该保护电压大于30V有效值,就可能出现安全风险。三同轴电缆用连至大地或LO端的外层屏蔽将保护屏蔽包围起来,从而避免了这种危险。

静电计按无保护方式工作时,三同轴电缆的连接方法一般如下:

* 中心导体:高阻抗引线[9](HI)

* 内层屏蔽:低阻抗引线[10](LO)

* 外层屏蔽:地(GND)

这种电缆提供了安全载荷两个信号的能力,两个信号都不在地电位。将两个引线屏蔽起来,并在每个导体与地之间都保持高电阻,从而保持了高阻抗的完整性。

静电计工作在保护模式之下或者使用SMU时,三同轴电缆按下述方法连接:

* 中心导体: 高端(HI)

* 内层屏蔽:保护(GUARD)

* 外层屏蔽:地或者LO端

对静电计来说,当测量高电阻或测量高阻源的电压时,保护连接是有用的。在测量弱电流时,由于静电计的反馈安培计电路中的保护端总是LO端,所以不需要连接保护端。比较新的静电计[11]具有一个内部开关,能够在保护连接和无保护连接之间转换。

在使用SMU测量弱电流时,保护端用来降低电缆和测试夹具的泄漏电流

对测试夹具的要求

对用于低电平测量的测试夹具有几个重要的要求:

*绝缘电阻[12]:所有连接器、内部连线、端子和插座等的绝缘电阻都应当尽可能地高。一般地说,在高质量的测试夹具中,所有的连接器和插座都使用聚四氟乙烯绝缘材料。

*屏蔽[13]和保护:测试夹具应当对敏感的电路进行适当的屏蔽。在高阻抗测量时,应当采取措施将保护在离DUT尽可能近的地方连到测试夹具。

* 光:在测量光敏元件时,需要使用闭光的测试夹具。

* 特殊的测试夹具要求:一些特殊的应用工作,如高电阻[14]或极低电流[15]的测量,常常需要使用绝缘特性极好的测试夹具。只有使用特殊的材料,如蓝宝石才可能达到这种要求。

原文地址:https://www.cnblogs.com/isAndyWu/p/9533266.html

时间: 2024-07-28 18:38:40

低电平ViL的相关文章

如何区别上升沿、下降沿、低电平、高电平

如图所示: 数字电路中,把电压的高低用逻辑电平来表示.逻辑电平包括高电平和低电平这两种.不同的元器件形成的数字电路,电压对应的逻辑电平也不同.在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示:把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示.数字电平从低电平(数字"0")变为高电平(数字"1")的那一瞬间(时刻)叫作上升沿. 数字电路中,把电压的高低用逻辑电平来表示.逻辑电平包括高电平和低电平这两种.不同的元器件形成的数字电路,电压对应的逻

什么是低电平有效

关于低电平有效是什么概念: 低电平有效的意思是:在引脚上施加低电平的时候,这个功能触发了(当然要把引脚功能选择为对应的功能.)  给个例子:例如74ls373的LE信号是高电平有效,加在LE上为高电平时,就可以把数据锁存,加低电平时就没有反应了.就是高电平的时候,锁存功能有效. 简单的说,低电平有效,就是施加低电平的时候,对应功能被触发(有效).

单片机驱动为什么要设置为低电平有效?

问题:单片机的外围电路设计及程序编写大多是以低电平有效来驱动电路的? 回答:这是因为单片机的低电平时的灌电流一般比高电平时的拉电流要大.如一般的51 系列单片机的I/O 口可以输出4mA 的拉电流或20mA 的灌电流:而其他也有一些芯片,如PIC单片机有一些非常实用的通用特性:I/O口灌电流/拉电流都很大--25MA/25MA. 总结:用低电平做驱动,灌电流大,驱动能力强. 问题:一些芯片的管脚是低电平有效,为什么要在低电平有效的管脚上加个上拉电阻?这样不就成高电平了吗? 回答:在低电平有效的管

nRF52832 矩阵按键调试 同一列上的按键 任意两个按键 按下 检测不到低电平(电平拉不下来)

参考链接:https://blog.csdn.net/zhanghuaishu0/article/details/78505045 调试过程中发现 同一列上的按键 任意两个按键 按下 检测不到低电平(电平拉不下来),在网上找到一个类似的 资料说是:pin脚初始化时,配置的驱动能力不够.修改后测试正常了. 原GPIO初始化如下: nrf_gpio_cfg_output(GPIO0); 修改后如下: nrf_gpio_cfg( pin_number, NRF_GPIO_PIN_DIR_OUTPUT,

TTL电平,CMOS电平,OC门,OD门基础知识

转载: http://blog.csdn.net/qq258711519/article/details/10957253 一.TTL  TTL集成电路的主要型式为晶体管-晶体管逻辑门(transistor-transistor logic gate),TTL大部分都采用5V电源.  1.输出高电平Uoh和输出低电平Uol  Uoh≥2.4V,Uol≤0.4V  2.输入高电平和输入低电平  Uih≥2.0V,Uil≤0.8V    二.CMOS  CMOS电路是电压控制器件,输入电阻极大,对于

TTL电平,CMOS电平,232/485电平,OC门,OD门基础知识

 1.RS232电平 或者说串口电平,有的甚至说计算机电平,所有的这些说法,指得都是计算机9针串口 (RS232)的电平,采用负逻辑, -15v ~ -3v 代表1 +3v ~ +15v 代表0 2.RS485电平和RS422电平 由于两者均采用差分传输(平衡传输)的方式,所以它们的电平方式,一般有两个引脚 A,B 发送端 AB间的电压差 +2 ~ +6v:1 -2 ~ -6v:0 接收端 AB间的电压差 大于 +200mv  1 小于 -200mv  0 定义逻辑1为B>A的状态: 定义逻辑0

TTL和COMS电平匹配以及电平转换的方法

一.TTL TTL集成电路的主要型式为晶体管-晶体管逻辑门(transistor-transistor logic gate),TTL大部分都采用5V电源.1.输出高电平Uoh和输出低电平UolUoh≥2.4V,Uol≤0.4V2.输入高电平和输入低电平Uih≥2.0V,Uil≤0.8V二.CMOSCMOS电路是电压控制器件,输入电阻极大,对于干扰信号十分敏感,因此不用的输入端不应开路,接到地或者电源上.CMOS电路的优点是噪声容限较宽,静态功耗很小.1.输出高电平Uoh和输出低电平UolUoh

何为眼图

在对高速串行数字信号进行测试和验证的场合,我们会用示波器测试眼图,从而判别对应信号的质量.设备的稳定度.信道质量,从而判别出哪里出了问题.眼图文章从以下几个问题来讨论:什么是眼图.眼图用在什么场合.反映了波形什么信息,会通过例子具体分析眼图含义. 眼图(英语:eye pattern)是电信系统的一种示波器显示,显示接收器上的数字信号,而以资料速度来触发水平的更新,在许多不同的编码系统下,眼图看来会像几个并排在一起的眼睛,故此得名.眼图会将特定时间内所有可能的变化都重叠在一个屏幕上,是在基频方波调

眼图(Eye Diagram)与数字信号测试

问题: 什么是眼图?它用在什么场合?反映了波形的什么信息? 解答: 眼图(Eye Diagram)可以显示出数字信号的传输质量,经常用于需要对电子设备.芯片中串行数字信号或者高速数字信号进行测试及验证的场合,归根结底是对数字信号质量的一种快速而又非常直观的观测手段.消费电子中,芯片内部.芯片与芯片之间经常用到高速的信号传输,如果对应的信号质量不佳,将导致设备的不稳定.功能执行错误,甚至故障.眼图反映的是数字信号受物理器件.信道的影响,工程师可以通过眼图,迅速得到待测产品中信号的实测参数,并且可以