THC63LVD827:RGB转双路LVDS芯片

General Description
  The THC63LVD827 transmitter is designed to supportpixel data transmission between Host and Flat PanelDisplay and Dual Link transmission between Host andFlat Panel Display up to 1080p/1920x1440 resolutions.
  The THC63LVD827 converts 27bits (RGB 8 bits +Hsync, Vsync, DE) of CMOS/TTL data into LVDS(Low Voltage Differential Signaling) data stream. Thetransmitter can be programmed for rising edge or fallingedge clocks through a dedicated pin. For dual LVDS out, LVDS clock frequency of87MHz, 51bits of RGB data are transmitted at an effec-tive rate of 609Mbps per LVDS channel.
  For single LVDS out, LVDS clock frequency of174MHz, 27bits of RGB data are transmitted at aneffective rate of 1218Mbps per LVDS channel.
  21bits (RGB 6 bits + Hsync, Vsync, DE) mode is alsoselectable for 6bit color transmission with lower power.
Features
?Low power 1.8V CMOS design
?7mm x 7mm/72pin/0.65mm pitch/TFBGA package applicable to non-HDI PCB.
? Wide dot clock range, 10-174MHz, suited forTV Signal: up to 1080p(74.25MHz dual) PC Signal: up to 1920x1440(86MHz dual)
?Supports 1.8V single power supply
?1.8V/2.5V/3.3V TTL/CMOS inputs are supported by setting IOVCC=1.8V/2.5V/3.3V
?LVDS swing reducible by RS-pin to reduce both EMI and power consumption
? PLL requires No external components
?Flexible Input/Output mode
    1. Single in / Dual LVDS out
    2. Single in / Single LVDS out
    3. Double edge Single in / Dual LVDS out
?2 LVDS data mapping to simplify PCB layout
?Power down mode
?Input clock triggering edge selectable by R/F pin
? 6bit / 8bit modes selectable by 6B/8B pinTHC

Pin Out (top view)

Pin Description

...

Absolute Maximum Ratings

Electrical Characteristics

Switching Characteristics

...

AC Timing Diagrams

...

时间: 2024-10-25 15:21:07

THC63LVD827:RGB转双路LVDS芯片的相关文章

TC358775XBG:MIPI DSI转双路LVDS芯片简介

TC358775XBG是一颗MIPI DSI转双路LVDS芯片,通信方式:IIC/MIPI command mode,分辨率1920*1200,封装形式:BGA64.

快排,随机快排,双路快排,三路快排的理解

再讲快排之前,首先对于任何一个数组,无论之前是多么杂乱,排完之后是不是一定存在一个数作为分界点(也就是所谓的支点),在支点左边全是小于等于这个支点的,然后在这个支点右边的全是大于等于这个支点的,快排过程就是寻找这个支点过程 先看普通的快排(普通单路快排) 代码如下 let findIndex = (arr, l, len) => { let par = arr[l], j = l for (let i = l + 1; i <= len; i++) { if (arr[i] < par)

双路快速排序法

1.算法出现的背景 之前讲的,当我们排序的是一个近乎有序的序列时,快速排序会退化到一个O(n^2)级别的排序算法,而对此的改进就是 引入了随机化快速排序算法:但是当我们的排序的是一个数值重复率非常高的序列时,此时随机化快速排序算法就不再起作用 了,而将会再次退化为一个O(n^2)级别的排序算法,那为什么会出现这种情况呢?且听下面的分析: 如上图所示就是之前分析的快速排序算法的partition的操作原理,我们通过判断此时i索引指向的数组元素e>v还是<v, 将他放在橙色或者是紫色两个不同的位置

java算法面试题:设计一个快速排序。双路快速排序,简单易于理解。

package com.swift; import java.util.ArrayList; import java.util.Collections; import java.util.Comparator; import java.util.List; public class QuickSort { /* * 快速排序 */ public static void main(String[] args) { int[] strVoid = new int[] { 11, 66, 22, 0,

高级排序算法之双路快速排序

双路快速排序算法分析 对于具有大量重复数据的排序按照之前的方式性能会很低,现在我们增加两个标志,想办法把大量重复的数据分到两部分,例如设置v作为标志数据,让等于v的数据分为两部分,如下图所示,这样可以避免两边的数据出现一边倒的情况. 根据以上算法的思想,代码修改如下: //双路快速排序算法:解决具有大量重复源数据排序慢的问题 template<typename T> int _partition2Ways(T arr[], int l, int r) { //优化点2:通过随机选择元素标志,防

组建双路x79主机

这次组机令我印象深刻,前前后后忙碌四五天. 太长不看版: 1.内存槽是有顺序的,最好是按照说明书上的来. 2.某些双路主板,其中一颗CPU坏了也能亮,但是进不去现在的win7以上的系统. 3.补充第二点,进不去win10PE也可能是内存条有问题,即:单CPU主板表现为能亮但是进不去win10 PE有可能是内存不兼容(但其实也有其他可能,比如BIOS设置错误,但是把BIOS复原再进去还这样就非常可能是内存不兼容). 4.硬件最小法很有用. 5.建议入手4U以上的机箱,这样你买到的很多拓展卡(显卡,

算法——快速排序(单路、双路、三路)

单路 1 # include <iostream> 2 # include <ctime> 3 # include <algorithm> 4 # include "InsertionSort.h" 5 6 //对arr[l...r]部分进行partition操作 7 // 返回p,使arr[l...p-1] < arr[p]; arr[p+1...r] > arr[p] 8 template <typename T> 9 i

晶体三极管进行双路控制驱动电路设计

开关管驱动电路已经广泛应用于快速开关动作的三极管的各种电子电路中,可提高电路可靠性,改善电路性能.驱动控制电路.它实际是一个通过控制信号对输入信号进行功率放大的电路,满足负载额定功率使得负载正常工作,可以对一定的输入信号进行驱动控制,虽然不同负载需要不同的驱动电路,但实质基本一样. 我们结合模拟电路中的控制驱动原理,利用晶体三极管饱和导通和截止作为开关控制信号,从驱动保护.抗干扰等方面进行优化设计,设计了一种输入脉宽可调信号的两路驱动保护电路.该电路具有快速精确.高性能.小型化.实用性等特点,可

【详细资料】ICN6202:MIPI DSI转LVDS芯片简介

ICN6202功能MIPI DSI转LVDS,分辨率1920*1200,封装QFN40