硬件十万个为什么——运放篇(一)如何防止放大电路自激



如何防止放大电路自激?

个人经验,最有效的方法:

1、放大电路的阻值是否太大了? 例如我看过放大10倍的电路,电阻选用100k,1M。(甚至教科书也这么写)。本征电路电流过小,抗干扰能力弱,输出信号更容易耦合进来。

2、输出走线太长的时候,不光容易自激,而且信号也容易受到干扰,最好走屏蔽,没有条件,可以考虑输出串小电阻。串联小电阻,不完全是解决相位问题,同时解决容性负载过大时,造成的运放工作异常。

3、放大倍数不宜过大,输出信号过强,输入信号过于弱,则容易耦合。

4、跨阻并联电容,虽然从理论上是有效地,但是电容影响输出相位一致性,电容离散型过大。在强调相位一致性的场景,需要考虑相位影响。

5、接地,永恒的话题。

运放震荡自激的原因:

1、环路增益大于1 2、反馈前后信号的相位差在360度以上,也就是能够形成正反馈。

参考《自控原理》和《基于运算放大器和模拟集成电路的电路设计》

自激振荡的引起,主要是因为集成运算放大器内部是由多级直流放大器所组成,由于每级放大器的输出及后一级放大器的输入都存在输出阻抗和输入阻抗及分布电容,这样在级间都存在R-C相移网络,当信号每通过一级R-C网络后,就要产生一个附加相移.此外,在运放的外部偏置电阻和运放输入电容,运放输出电阻和容性负载反馈电容,以及多级运放通过电源的公共内阻,甚至电源线上的分布电感,接地不良等耦合,都可形成附加相移.结果,运放输出的信号,通过负反馈回路再叠加增到180度的附加相移,且若反馈量足够大,终将使负反馈转变成正反馈,从而引起振荡.

具体一点可能

1.可能运放是分布电容和电感引起的 2. 运放驱动容性负载导致。

3.可能是反馈过深引起的

解决方法:

1. 环内补偿

运放反馈电阻并接反馈电容:

小电容叫做移相电容,防止运放自激的一般取0点几皮法到几十皮法几百皮法,看工作的频率以及运放的型号来定

简单点说加的电容越大,带宽越窄

防止振荡Rf和运放的输入电容及杂散电容形成极点,如果该极点在运放使用的频率范围内就可能使运放产生振荡;加入Cf后,Cf和Rf产生零点,用来抵消极点。一般取值Cf>Ci,Ci为运放的输入电容和输入脚杂散总电容。

2. 环路外补偿法、

在运放的输出端串上一个小电阻

再连到后级,十几欧到几十欧之间既可,具体值与后级电路的输入电容有关,可尝试不同的电阻值,获得稳定的输出

PS:

1.电源供电稳定,最好并联0.1uf ,10uf等电容

2.放大倍数不能过大,放大级数也不要超过四级

实验或测试之前,若用示波器接在运放输出端,有时可以看到频率较高且近似正弦波的波形,偶尔也出现低频振荡的情况.可根据产生振荡的原理采取不同的方法解决:

(1)反馈极性是否接错或负反馈太强.若将负反馈错接成正反馈则极易产生振荡.另外,负反馈愈强也愈易产生自激.

(2)若输出端接有的电容性负载,由于容性负载加强了电路的相移,所以更易自激.可以用另一个RC环节来补偿相移,如果补偿得好自激振荡就会消除.

(3)接线杂散电容过大.当输入回路为高阻时,由接线到地或接线之间的杂散电容与电阻组成的滞后环节,将使组件变得不稳定.为此可在Rf(反馈电阻)两端并联一个电容CF,或者在运放的输人端并联一个RC支路,这两个环节都属于超前校正的性质,即它们产生的相位超前作用将有可能抵消前面所述杂散电容所起的相位滞后作用,从而使运放稳定.

(4)电源接线旁路措施不够.电源引线不仅具有一定电阻,还有一定的电感和分布电容,因此当有许多运放接到同一根电源线时,,将通过这些因素产生相互之间的影响,解决的办法是在印刷电路板插座上的正负电源的接线端与地之间接上几十uF的电解电容和0.01uF的陶瓷电容相并联,如果运放是作为宽频放大,须选用低电感量的电容.

以前研究所的老头跟我说:模电是一门艺术;也有人说:模电是一门魔术,难于捉摸; 其实我觉得:模电是一门赌术,买大买小而已。动手过程中发现规律,理论结合实际,螺旋式发展。

版权声明:本文为博主原创文章,未经博主允许不得转载。

时间: 2024-11-05 19:31:00

硬件十万个为什么——运放篇(一)如何防止放大电路自激的相关文章

硬件十万个为什么——运放篇(五)PCB设计技巧

1.在PCB设计时,芯片电源处旁路滤波等电容应尽可能的接近器件.典型距离是小于3MM 2.运算放大器芯片电源处的小陶瓷旁路电容在放大器处于输入高频信号时能够为放大器的高频特性提供能量电容值的选择依据输入信号的频率与放大器的速度选择比如.一个400MHz的放大器可能採用并连安装的0.01uF和1nF电容. 3.当我们购买电容等器件时.还须要注意他的自谐振荡频率.自谐振频率在此频率(400MHz)上下的电容毫无益处. 4.在画PCB时.放大器的输入输出信号脚以及反馈电阻的以下不要在走其它线,这样能够

硬件十万个为什么——运放篇(八)运算放大器容性负载驱动问题

问:为什么我要考虑驱动容性负载问题? 答:通常这是无法选择的.在大多数情况下,负载电容并非人为地所加电容.它常常 是人们不希望的一种客观存在,例如一段同轴电缆所表现出的电容效应.但是在有些情况下 ,要求对运算放大器的输出端的直流电压进行去耦.例如,当运放被用作基准电压的倒相或 驱动一个动态负载时.在这种情况下,你也许在运放的输出端直接连接旁路电容.不论哪种 情况,容性负载都要对运放的性能有影响. 问:容性负载如何影响运放的性能? 答:为简单起见,可将放大器看成一个振荡器.每个运放都有一个内部输出

硬件十万个为什么——运放篇(十一)关于单电源运放应用

问:如果输入信号以系统地为参考,必须加电容耦合吗?我实际测试,无论是正,反相输入,运算都不工作. 答:电容耦合是隔离直流分量的,不工作可能是没有静态工作点造成的.交流信号放大电路或音频放大电路中,也可采用电源偏置电路,将静态直流输出电压降为电源电压的一半,基于单电源工作,但输入和输出信号都需要加交流耦合电容. 一般运放以双电源工作时是以((V+)+(V-))/2=0V作为参考电压的,运放工作在中间的线性区.运放若以单电源供电,仍应当将电压参考点设置在((V+)- 0V)/2=(V+)/2处.若是

硬件十万个为什么——运放篇(四)微弱信号放大技巧

如何实现微弱信号放大? 传感器+运算放大器+ADC+处理器是运算放大器的典型应用电路,在这种应用中,一个典型的问题是传感器提供的电流非常低,在这种情况下,如何完成信号放大? 大多数检测固定频率信号(调制信号),可以通过信号的相干性进行检测.但是大多数场景传感器的信号是非调制信号,无法通过相干性进行算法检测. 通过电路设计如何提高信号的信噪比 另有工程师朋友建议,在运放.电容.电阻的选择和布板时,要特别注意选择高阻抗.低噪声运算和低噪声电阻.设计注意事项如下: 要点一.防止干扰: 1)电路设计时注

模电之运放篇

集成运放小解 1,我们首先要去理解虚短.虚断.这是构成运放的始终 ① 虚断:2.3两点之间断路,无电流(多少有点) 虚短:2.3两点电压一样,无压差(多少有点) ②为什么运放会存在虚断.虚短? 我们拿常用的CA3130来讲 这是CA3130的内部电路 芯片内部电路可分3部分 1.左上部分是一个高输入阻抗电流源(2级) 2.左下部分场FET和BJT组成的双极差分放大电路 3.右部分由FET组成的OCL电路(我想这个芯片在使用时,输出端应该加电容^_^) 我们所需要分析的虚断.虚短就简单看下第二部分

采用运放构成的串联稳压电源及可调恒流源电路图

采用运放构成的串联稳压电源及可调恒流源电路图 集成运算放大器具有开环增益高和输出阻抗低等特点,用它做稳压电源中的比较放大器是很理想的. 图1-34所示,由稳压管VDw提供的12V基准电压通过电位器RP加到运放A1的同相输入端, 稳压电源的输出电压Vsc又反馈到A1的反相输入端, 当Vsc发生变化时,它与同相输入端电压的差值被运放放大, 以控制调整晶体管VT的基极电流,改变发射极与集电极间电压降,从而使输出电压保持稳定. 此电路虽然简单,但客服了取样电阻分压比对稳定性的影响,在不同的Vsc时有同样

高速运放的应用笔记--高速运放的匹配

在医疗健康领域,生物阻抗测量技术的应用前景广泛.根据人体或者生物组织的阻抗变化,来判断人体物理状态.细胞电特性细微变化,典型运用于人体睡眠呼吸监测.生物组织早期癌变检测等领域.作为待测物的生物体的形状.结构等的特异性,要求测量模拟前端有足够的精度.较大的动态,并且高速(一般认为10Msps 以上即为高速).高速运放广泛运用于差分放大.缓冲.线路驱动.驱动ADC.精确的设计有助于提高系统的线性度.分辨力,以及产品的可靠性. 分析系统性能分三部分:模拟前端测量,相当于示波器差分探头:可能有长达数米的

【硬件】运放的那些事儿

前言 学习的时候器件总是理想的,工作的时候器件总是现实的,理想和现实的差距,使得应用时总是不能得心应手.想学好运放,先学好三极管. 三极管的发明 三极管的特性曲线 截止区:Ube的电压小于be结导通电压,三极管处于截止区,此时,Ib.Ic几乎为0 放大区:Ube的电压大于be结导通电压,此时Ib的变化,会导致Ic的成一定比例(即:放大倍数β)变化. 饱和区:饱和区的图其实并没有正确解释. 三极管的静态工作点 三极管有三种工作状态:截止.放大.饱和. 当基极的电压Vbe小于三极管be结的导通电压(

运放压摆率对信号失真度和信噪比的影响

压摆率(SlewRate)是反应运放动态性能的一项参数,压摆率越大说明运放的延迟越小,对阶跃信号的响应也越迅速. 详细的关于压摆率的成因和参数说明,详见TI的一篇文章: http://www.deyisupport.com/question_answer/analog/amplifiers/f/52/t/21086.aspx 本文着重介绍由于压摆率不够带来的失真及其影响. 信号的压摆率由下式给出 这实际上输入信号的一阶微分,则原始信号可以写成 运放的压摆率最大值为,则运放输出信号的压摆率将位于如