EDA : quartus2 17.1lite + modelsim +verilog 使用流程

首先

然后填充好自己写的代码

之后save as 存到自己的文件夹

会自动弹出

配置

Assignments settings

之后第一次编译

成功后processing start  start testbench template writer

之后去保存的文件下,下面有一个simulation文件夹,找到XXX.vt文件,打开,save as XX_test_tb.v  。(注意saveas到顶层文件夹下)  修改其中内容为自己设计好的test文件

之后再次到qutartus 编译

成功后tools netlist viewer rtlviewer  可以看到rtl网表图。

之后tools runsimulationtools  rtl级模拟

弹出

Tools options general edatooloptions

添加modelsim altera的路径

这里一般是和quartus绑定在一起,自己找一下,比较好找。

之后tools runsimulationtools  rtl级模拟

然后又出现问题,找不到test_tb

再回到qutartus。

Assignments settings

Test benches new

File name 添加刚刚的顶层test_tb文件

注意别忘了填写testbenchname

之后重新编译

之后tools runsimulationtools  rtl级模拟

Simulate start simulation  work选择test_tb

添加wave,查看(注意这里单位是ps,所以可能要run很长时间才能有变化,要灵活运用那个缩小镜)

原文地址:https://www.cnblogs.com/lqerio/p/11117613.html

时间: 2024-12-17 02:31:36

EDA : quartus2 17.1lite + modelsim +verilog 使用流程的相关文章

用modelsim和debussy协同仿真VHDL Verilog的流程

关于整个流程,modelsim用do文件命令行方式,不开启GUI模式.仿真完成后用debussy看波形,速度相当快.不敢独享,共献出来大家分享.debussy和modelsim协同仿真全过程.1.编辑modelsim根目录下的modelsim.ini文件,将; Veriuser = veriuser.sl 更换为Veriuser = novas_fli.dll.2.将D:\Novas\Debussy\share\PLI\modelsim_fli54\WINNT下的novas_fli.dll 拷贝

EDA课设-交通灯-Verilog版

分得到析四个状态: S1: 主干道(绿灯亮) ,支干道(亮红灯):--40S S1: 主干道 (黄灯亮) ,支干道(亮红灯):--4S S1: 主干道 (亮红灯),支干道(绿灯亮):--20S S1: 主干道 (亮红灯),支干道(黄灯亮):--4S 代码:包括四部分:traffic_ligh_top(顶层例化).traffic_light(交通灯控制部分).led_input_display(把(交通灯控制部分的)数据打一拍(再送给74595)).led_74595_driver(串转并-进行显

ModelSim仿真入门 精讲

ModelSim仿真入门之一:软件介绍 编写这个教程之前,为了让不同水平阶段的人都能阅读,我尽量做到了零基础入门这个目标,所有的操作步骤都经过缜密的思考,做到了详细再详细的程度. 如果您是FPGA开发方面的初学者,那么这个教程一定能够帮助你在仿真技术上越过新人的台阶:如果您是FPGA开发的老手,这篇文档也并非对您没有帮助,您可以把教程发给其他刚入门的同事,免去您亲自上阵指导的麻烦,把主要的精力放在更有价值的地方. 一.FPGA设计仿真验证简介 严格来讲,FPGA设计验证包括功能仿真.时序仿真和电

Modelsim初级使用教程

Modelsim初级使用教程(转)     一. Modelsim简介 Modelsim仿真工具是Model公司开发的.它支持Verilog.VHDL以及他们的混合仿真,它可以将整个程序分步执行,使设计者直接看到他的程序下一步要执行的语句,而且在程序执行的任何步骤任何时刻都可以查看任意变量的当前值,可以在Dataflow窗口查看某一单元或模块的输入输出的连续变化等,比quartus自带的仿真器功能强大的多,是目前业界最通用的仿真器之一. 对于初学者,modelsim自带的教程是一个很好的选择,在

基于Verilog HDL整数乘法器设计与仿真验证

基于Verilog HDL整数乘法器设计与仿真验证 1.预备知识 整数分为短整数,中整数,长整数,本文只涉及到短整数.短整数:占用一个字节空间,8位,其中最高位为符号位(最高位为1表示为负数,最高位为0表示为正数),取值范围为-127~127. 负数的表示方法为正值的求反又加1.例如: 8’b0000_0100; //表示值:4,正值求反为:8’b1111_1011:再加1表示为:8’b1111_1100,这样便得到了-4的表示方法为:8’b1111_1100. 同理,负值变成正值的方法为:负值

modelsim实用教程--前言

前言 Modelsim是一款专业的仿真软件,特别是在Quartus II 11.0之后的版本,都没有配套自身的仿真软件,所以Modelsim成了在FPGA设计流程中的进行功能仿真的首选仿真软件之一. ????ModelSim为HDL仿真工具,我们可以利用该软件来实现对所设计的VHDL 或Verilog 程 序进行仿真,其支持IEEE常见的各种硬件描述语言标准.可以进行两种语言的混合仿真,但推荐大家只对一种语言仿真. ????ModelSim的版本很多,基本的有 PE.LE.SE版本,PE为个人版

Modelsim的自动化脚本仿真平台

自动化仿真平台由tcl语言搭建,大规模设计使用此平台让仿真便捷不少.大体上用tcl语言进行modelsim仿真的流程如下: 1. 建立库 2. 映射库到物理目录 3. 编译源代码 4. 启动仿真器 5. 执行仿真 tcl语言的语法 vlib :建立库.格式 vlib<library name> .库名缺省值是work vmap:映射逻辑库名,将逻辑库名映射到库路径.语法格式vmap work <library name> vdir:显示指定库内容.语法格式vdir –lib <

.net学习之Session、Cookie、手写Ajax代码以及请求流程

1.IIS 7 以上版本集成了两种模式,一种是经典模式,一种是集成模式(直接将asp.net框架集成到IIS中) 2.浏览器和服务器端通过什么技术来实现的?Socket(套接字),通信的语法是HTTP协议,也就是请求报文和响应报文 3.浏览器请求asp.net页面实际是请求的asp.net页面里的ProcessRequest方法 4.请求一般处理程序时,找到ashx页面后台类ashx.cs,创建类对象并调用ProcessRequest方法,生成响应报文体,发回浏览器 5.post表单提交方式:数

Verilog HDL设计进阶:有限状态机的设计原理及其代码风格_zt

http://www.21ic.com/app/eda/201308/189781_1.htm 由于Verilog HDL和 VHDL 行为描述用于综合的历史还只有短短的几年,可综合风格的Verilog HDL 和VHDL的语法只是它们各自语言的一个子集.又由于HDL的可综合性研究近年来非常活跃,可综合子集的国际标准目前尚未最后形成,因此各厂商的综合器所支持的HDL子集也略有所不同. 本书中有关可综合风格的Verilog HDL的内容,我们只着重介绍RTL级.算法级和门级逻辑结构的描述,而系统级