DSP6678+FPGA-V7+Rapid IO互联+2FMCvpx处理板

VPX610是北京青翼科技的一款基于6U VPX架构的高性能实时信号处理平台,该平台采用2片TI的KeyStone系列多核DSP TMS320C6678作为主处理单元,采用1片Xilinx的Virtex-7系列FPGA XC7VX690T作为协处理单元,具有2个FMC子卡接口,各个处理节点之间通过高速串行总线进行互联。板卡采用标准6U VPX欧式板卡设计,具有优良的抗振动设计、散热性能和独特的环境防护设计,适合于航空、航天、船舶等应用场景。

技术指标

标准6U VPX规格,符合VITA46规范;

2个多核DSP处理节点、1个Virtex-7 FPGA处理节点;

处理性能:

1.DSP定点运算:40GMAC/Core*16=640GMAC;

2.DSP浮点运算:20GFLOPs/Core*16=320GFLOPs;

存储性能:

1.DSP处理节点:4GByte DDR3-1333 SDRAM;

2.DSP处理节点:4GByte Nand Flash;

3.FPGA处理节点:2组2GByte DDR3-1600 SDRAM;

互联性能:

1.DSP与DSP:HyperLink [email protected]/lane;

2.DSP与FPGA:SRIO [email protected]/lane;

3.FPGA与FPGA:2路GTH [email protected]/lane;

4.FPGA与主控:PCI Express [email protected]/lane;

5.FPGA与FMC接口:2路GTH [email protected]/lane;

物理与电气特征

1.板卡尺寸:100 x 233mm

2.板卡供电:5A [email protected]+12V(±5%)

3.散热方式:金属导冷散热

环境特征

1.工作温度:-40°~﹢85°C,存储温度:-55°~﹢125°C;

2.工作湿度:5%~95%,非凝结

软件支持

1.可选集成板级软件开发包(BSP):

2.DSP底层接口驱动;

3.FPGA底层接口驱动;

4.板级互联接口驱动;

5.基于SYS/BIOS的多核并行处理底层驱动;

6.可根据客户需求提供定制化算法与系统集成:

应用范围

1.软件无线电;

2.雷达与基带信号处理

时间: 2025-01-18 01:09:49

DSP6678+FPGA-V7+Rapid IO互联+2FMCvpx处理板的相关文章

VC709E 增强版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡

VC709E 增强版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡 一.板卡概述       本板卡基于Xilinx公司的FPGA XC7VX690T-FFG1761 芯片,支持PCIeX8.64bit DDR3容量2GByte,HPC的FMC连接器,板卡支持各种接口输入,软件支持windows. 二.功能和技术指标:     1.标准PCI-E接口,支持PCI-E 8x,支持PCI-E 3.0.    2.标准FMC-HPC接口,VA

270-VC709E 增强版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡

VC709E 增强版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡 一.板卡概述       本板卡基于Xilinx公司的FPGA XC7VX690T-FFG1761I 芯片,支持PCIeX8.64bit DDR3容量2GByte,HPC的FMC连接器,板卡支持各种接口输入,软件支持windows. 二.功能和技术指标:     1.标准PCI-E接口,支持PCI-E 8x,支持PCI-E 3.0.    2.标准FMC-HPC接口,V

FPGA V7卡学习资料:VC709E 增强版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡270

VC709E 增强版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡 一.板卡概述       本板卡基于Xilinx公司的FPGA XC7VX690T-FFG1761 芯片,支持PCIeX8.64bit DDR3容量2GByte,HPC的FMC连接器,板卡支持各种接口输入,软件支持windows. 二.功能和技术指标:     1.标准PCI-E接口,支持PCI-E 8x,支持PCI-E 3.0.    2.标准FMC-HPC接口,VA

FPGA静态时序分析——IO口时序(Input Delay /output Delay)(转载)

转载地址:http://www.cnblogs.com/linjie-swust/archive/2012/03/01/FPGA.html 1.1  概述 在高速系统中FPGA时序约束不止包括内部时钟约束,还应包括完整的IO时序约束和时序例外约束才能实现PCB板级的时序收敛.因此,FPGA时序约束中IO口时序约束也是一个重点.只有约束正确才能在高速情况下保证FPGA和外部器件通信正确. 1.2  FPGA整体概念 由于IO口时序约束分析是针对于电路板整个系统进行时序分析,所以FPGA需要作为一个

如何学习FPGA(转)

原文来自:http://m.blog.csdn.net/k331922164/article/details/44626989 一.入门首先要掌握HDL(HDL=verilog+VHDL). 第一句话是:还没学数电的先学数电.然后你可以选择verilog或者VHDL,有C语言基础的,建议选择VHDL.因为verilog太像C了,很容易混淆,最后你会发现,你花了大量时间去区分这两种语言,而不是在学习如何使用它.当然,你思维能转得过来,也可以选verilog,毕竟在国内verilog用得比较多. 接

FPGA的时钟质量对设计的影响

小梅哥编写,未经许可严禁用于任何商业用途 近期,一直在调试使用Verilog编写的以太网发送摄像头数据到电脑的工程(以下简称以太网图传).该工程基于今年设计的一款FPGA教学板AC620.AC620上有一个百兆以太网接口和一个通用CMOS摄像头接口,因此非常适合实现以太网图传功能.CMOS摄像头接口没有什么好说的,就是IO而已,这里先重点介绍下以太网接口. 以太网接口使用了一片10/100M自适应以太网收发器(PHY),型号为RTL8201.该芯片和FPGA采用标准的MII接口进行连接.什么是M

FPGA开发流程1(详述每一环节的物理含义和实现目标)

要知道,要把一件事情做好,不管是做哪们技术还是办什么手续,明白这个事情的流程非常关键,它决定了这件事情的顺利进行与否.同样,我们学习FPGA开发数字系统这个技术,先撇开使用这个技术的基础编程语言的具体语法.使用工具和使用技巧不谈,咱先来弄清楚FPGA的开发流程是什么. FPGA的开发流程是遵循着ASIC的开发流程发展的,发展到目前为止,FPGA的开发流程总体按照图1进行,有些步骤可能由于其在当前项目中的条件的宽度的允许,可以免去,比如静态仿真过程,这样来达到项目时间上的优势.但是,大部分的流程步

FPGA的电源引脚

转:http://www.cnblogs.com/Hello-Walker/archive/2012/08/23/2651987.html 首先是看到FPGA在配置的时候有三种不同的电VCCINT .VCCIO VCCA,于是就查了下有什么不同: FPGA一般会有许多引脚,那它们都有什么用呢? VCCINT为施加于 FPGA 内核逻辑的电压,典型的电压为1.2 V.1.5 V.1.8 V.2.5 V和3V,电流可达12A(?) 专用引脚和用户引脚 FPGA引脚分为两类:专用引脚和用户自定义引脚

Xilinx Artix7 FPGA供电电压

Artix7 FPGA的供电电压大致可以分为三个大的种类: FPGA逻辑电压.GTP高速串行收发器电压和XADC电压.FPGA逻辑电压包括内核电压.辅助电压.Block RAM电压和IO电压四种:GTP电压有GTP收发器电压和GTP收发器终端电压两种:XADC电压有XADC供电电压和XADC外部输入参考电压两种.这八种电压并不一定全部都要单独供电,比如内核电压和Block RAM电压就可以一起供电. 一. FPGA Logic Voltage FPGA逻辑电压信息如下图所示: 1.1 IO供电电