PCB设计中的问题整理(一)

PCB设计问答集分为7大不分来将关于pcb设计中遇到的问题,根据pcb设计遇到问题分类划分,将pcb设计中遇到的问题列出,给pcb学习者提供学习方面。
pcn设计问题集第一部分从pcb如何选材到运用等一系列问题进行总结。
1、如何选择PCB 板材?
选择PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
2、如何避免高频干扰?
避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
4、差分布线方式是如何实现的?
差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。
5、对于只有一个输出端的时钟信号线,如何实现差分布线?
要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。
6、接收端差分线对之间可否加一匹配电阻?
接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。
7、为何差分对的布线要靠近且平行?
对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。
8、如何处理实际布线中的一些理论冲突的问题
基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。
晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。
确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 最好先用安排走线和 PCB 迭层的技巧来解决或减少 EMI的问题, 如高速信号走内层。最后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。

原文地址:https://blog.51cto.com/14355585/2408293

时间: 2024-10-11 01:14:36

PCB设计中的问题整理(一)的相关文章

开关电源PCB设计中的布线技巧

开关电源PCB设计中的布线技巧关键字:布线 开关电源 走线 一.引言 开关电源是一种电压转换电路,主要的工作内容是升压和降压,广泛应用于现代电子产品.因为开关三极管总是工作在 "开" 和"关" 的状态,所以叫开关电源.开关电源实质就是一个振荡电路,这种转换电能的方式,不仅应用在电源电路,在其它的电路应用也很普遍,如液晶显示器的背光电路.日光灯等. 开关电源与变压器相比具有效率高.稳性好.体积小等优点,缺点是功率相对较小,而且会对电路产生高频干扰,变压器反馈式振荡电路

浅谈PCB设计中的焊盘设计标准

随着信息技术的发展,对于一个电子工程师设计电路PCB设计中的焊盘设计标准,在确定pcb电路板时需要提前对其进行打样,以确定是否符合要求,那么捷配pcb打样时应该注意些什么呢,下面捷配小编就来为大家进行介绍.抗干扰设计的基本任务是系统或装置既不因外界电磁干扰影响而误动作或丧失功能,也不向外界发送过大的噪声干扰,以免影响其他系统或装置正常工作.因此提高系统的抗干扰能力也是该系统设计的一个重要环节.在进行PCB设计中设计PCB焊盘时,就需要严格按照相关要求标准去设计.因为在SMT贴片加工中,PCB焊盘

PCB设计中新手和老手都适用的七个基本技巧和策略

本文将讨论新手和老手都适用的七个基本(而且重要的)技巧和策略.只要在设计过程中对这些技巧多加注意,就能减少设计回炉次数.设计时间和总体诊断难点. 技巧一:注重研究制造方法和代工厂化学处理过程 在这个无工厂IC公司时代,有许多工程师真的不知道从他们的设计文件生成pcb所涉及的步骤和化学处理过程,这点其实也不奇怪.这种实用知识的缺少经常导致设计新手做出没有必要的较为复杂的设计选择.举例来说,新手易犯的一种常见错误是用特别精确的尺寸设计pcb版图,也就是使用关联在紧密栅格上的正交导线,最后发现并不是每

如何计算PCB设计中的阻抗

关于阻抗的话题已经说了这么多,想必大家对于阻抗控制在pcb layout中的重要性已经有了一定的了解.俗话说的好,工欲善其事,必先利其器.要想板子利索的跑起来,传输线的阻抗计算肯定不能等闲而视之. 在高速设计流程里,叠层设计和阻抗计算就是万里长征的第一步.阻抗计算方法很成熟,所以不同的软件计算的差别很小,本文采用Si9000来举例. <ignore_js_op> 图1 阻抗的计算是相对比较繁琐的,但我们可以总结一些经验值帮助提高计算效率.对于常用的FR4,50ohm的微带线,线宽一般等于介质厚

[转]PCB 设计中敷铜的注意事项

所谓覆铜,就是将 PCB 上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜.敷铜的意义在于:减小地线阻抗,提高抗干扰能力:降低压降,提高电源效率:与地线相连,还可以减小环路面积.也出于让 PCB 焊接时尽可能不变形的目的,大部分 PCB 生产厂家也会要求 PCB 设计者在 PCB 的空旷区域填充铜皮或者网格状的地线,敷铜如果处理的不当,那将得不赏失,究竟敷铜是"利大于弊"还是"弊大于利"? 大家都知道在高频情况下,印刷电路板上的布线的分布电容会起作用,当

PCB设计中的VIA和PAD如何区分

关于"过孔盖油"和"过孔开窗"此点(VIA和PAD的用法区分),许多设计工程师经常会问这是什么意思,我的文件该选哪一个选项?现就此问题点说明如下:经常碰到这样的问题,设计严重不标准,根本就分不清那是pad,那是via的用法,有时候导电孔用pad的属性处理,有时候插键孔又用via属性来处理,VIA属性及PAD属性设计混乱,导致错误加工,这也是经常出现的问题之一.此文主要讲解导电孔,插键孔,protel及/pads/及geber文件之间的联系导电孔: via插键孔: p

PCB设计中的阻抗匹配与0欧电阻

1.阻抗匹配 阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式.根据接入方式阻抗匹配有串行和并行两种方式:根据信号源频率阻抗匹配可分为低频和高频两种. (1)高频信号一般使用串行阻抗匹配.串行电阻的阻值为20~75Ω,阻值大小与信号频率成正比,与PCB走线宽度和长度成反比.在嵌入式系统中,一般频率大于 20M的信号PCB走线长度大于5cm时都要加串行匹配电阻,例如系统中的时钟信号.数据和地址总线信号等.串行匹配电阻的作用有两个: ◆ 减少高频噪声以及边沿过冲.如果一个信号的边沿非常陡峭

差分信号及PCB差分信号设计中几个常见的误区.

大家都知道理做PCB板就是把设计好的原理图变成一块实实在在的PCB电路板,请别小看这一过程,有很多原理上行得通的东西在工程中却难以实现,或是别人能实现的东西另一些人却实现不了,因此说做一块PCB板不难,但要做好一块PCB板却不是一件容易的事情.今天就由捷配小编为你讲解关于,差分信号及PCB差分信号设计中几个常见的误区.差分信号(DifferenTIal Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,什么令它这么倍受青睐呢?在PCB设计中又如何能保证其

PCB设计资料:看到最后才知道是福利

参考资料 通过下面的关键词直接从网络上Google或Baidu就能很容易的找到下面的资料,这里只是以参考文献的方式做一个整理以及简单的说明. 刘雅芳,张俊辉. 抗干扰角度分析六层板的布线技巧. 天津光电通信技术有限公司技术中心. 介绍了六层板的布线技巧,非常实用,画多层板的强烈推荐. AN1258, "Op Amp Precision Design: PCB Layout Techniques", Microchip. 我就是看着这个做运放的PCB的布局布线的,看了很多遍. John