Altium_Designer-各种布线总结

1.常规布线:不详细说了,是个人就知道怎么弄。需要说明的是在布线过程中,可按小键盘的*键或大键盘的数字2键添加一个过孔;按L键可以切换布线层;按数字3可设定最小线宽、典型线宽、最大线宽的值进行切换。

2.
总线式布线:通俗的讲就是多条网络同事布线的问题。具体方法是,按住SHIFT,然后依次用光标移到要布线的网络,点击鼠标左键即可选中一条网络,选中所需的所有网络以后,单击工具栏汇的总线布线图标,在被选网络中任意单击即可开始多条网络同时布线。布线过程中可以按键盘上左右尖括号<>调节线间距。

3.差分对布线:差分网络是两条存在耦合的传输线,一条携带信号,另一条则携带它的互补信号。使用差分对布线前要对设定差分对网络进行设置。设置可以在原理图中设置,也可以在PCB中进行设置。

a 原理图中添加差分对规则:
在命名差分对网络时,必须保证网络名的前缀是一样的,后缀中用下划线带一个N和一个P字母即可。命名好之后点击菜单Place-Directives-DifferntialPair命令,在差分对上放置两个差分对图标。单击菜单Design-Update
PCB Document ****在打开的对话框中重新传差一次修改规则即可在PCB中进行差分对布线。

b.在PCB中添加差分对布线规则:快捷菜单PCB打开PCB面板,从面板第一栏中选择Differential Pairs
Editor,单击add,在打开的差分对设置对话框中选定要定义成差分对的网络,然后在Name栏内输入一个差分对名称单击OK退出设置,之后就可以进行差分布线了。

单击工具栏中的差分对布线图标,软件自动将网络高亮显示,在差分对网络上单击开始布线,布线过程中可以添加过孔、换层等操作。

4.蛇形走线:单击工具栏中的交互式布线图标进入交互布线,在布线过程中按键盘SHIFT+A即可切换到蛇形布线模式,按数字1、2键可调整蛇形线倒角,按3、4键可调节间距,按<>键可调节蛇形线幅度。

5.等长布线 :Design-Classes命令,弹出类操作对话框。右键单击Net
Classes,左键单击Add
Class添加网络类,可重命名网络类名称。先将等长网络中最长的一根先布好线,并尽量短,其他线布尽量的宽松。按T+R键单击一根走线,再按TAB键,弹出等长线设置对话框,等长线的约束类型选择From

Net,选择该网络类中最长的那根,将其设为等长线基准,并设置好蛇形走线布线规则后即可进行等长线调节。布线完成后,按R,L输出报告,查看网络是否是等长。该工具还可以检查其他已布好线的网络长度。

6.单键布线:主要用于短距离的布线。点击工具栏中交互式布线图标,然后按住CTRL键,单击要布线的网络即可。

补充一个添加过孔的知识点:快捷键是小键盘的*键。但是对于笔记本来说就要麻烦了呢,按数字2键,再按L键换层。

=========================================================================================

时间: 2024-10-09 02:46:52

Altium_Designer-各种布线总结的相关文章

PCB布线技巧

在进行布线之前,首选需要了解一下电路图,比如那些是信号线,那些电容有什么作用.电源需要走多宽. 1mm = 40ml 一般情况下1A的电流线宽选择1mm 最好将信号线表不同的颜色做特殊处理,保证信号的传输完整.走线的时候打开DRP走线,F4是打孔. 一般规则设置为5ml以上. 当移动原件的时候需要看线的走向可以如下图设置. 在布线的时候需要打孔设置过孔方法如下. 弹出如下对话框

最小生成树 之 CODE[VS] 1231 最优布线问题

/* 最小生成树 之 CODE[VS] 1231 最优布线问题 Kruskal算法(邻接表) */ 1 #include <iostream> 2 #include <cstdlib> 3 #include <cstdio> 4 #include <cstddef> 5 #include <iterator> 6 #include <algorithm> 7 #include <string> 8 #include <

布线问题(prime)

布线问题 时间限制:1000 ms  |  内存限制:65535 KB 难度:4 描述 南阳理工学院要进行用电线路改造,现在校长要求设计师设计出一种布线方式,该布线方式需要满足以下条件:1.把所有的楼都供上电.2.所用电线花费最少 输入 第一行是一个整数n表示有n组测试数据.(n<5)每组测试数据的第一行是两个整数v,e.v表示学校里楼的总个数(v<=500)随后的e行里,每行有三个整数a,b,c表示a与b之间如果建铺设线路花费为c(c<=100).(哪两栋楼间如果没有指明花费,则表示这

nyist oj 38 布线问题 (最小生成树 prim)

布线问题 时间限制:1000 ms  |  内存限制:65535 KB 难度:4 描述 南阳理工学院要进行用电线路改造,现在校长要求设计师设计出一种布线方式,该布线方式需要满足以下条件: 1.把所有的楼都供上电. 2.所用电线花费最少 输入 第一行是一个整数n表示有n组测试数据.(n<5) 每组测试数据的第一行是两个整数v,e. v表示学校里楼的总个数(v<=500) 随后的e行里,每行有三个整数a,b,c表示a与b之间如果建铺设线路花费为c(c<=100).(哪两栋楼间如果没有指明花费

1231 最优布线问题

1231 最优布线问题 时间限制: 1 s 空间限制: 128000 KB 题目等级 : 白银 Silver 题目描述 Description 学校需要将n台计算机连接起来,不同的2台计算机之间的连接费用可能是不同的.为了节省费用,我们考虑采用间接数据传输结束,就是一台计算机可以间接地通过其他计算机实现和另外一台计算机连接. 为了使得任意两台计算机之间都是连通的(不管是直接还是间接的),需要在若干台计算机之间用网线直接连接,现在想使得总的连接费用最省,让你编程计算这个最小的费用. 输入描述 In

最小生成树——最优布线问题

最优布线问题(wire.cpp) [问题描述] 学校有n台计算机,为了方便数据传输,现要将它们用数据线连接起来.两台计算机被连接是指它们间有数据线连接.由于计算机所处的位置不同,因此不同的两台计算机的连接费用往往是不同的. 当然,如果将任意两台计算机都用数据线连接,费用将是相当庞大的.为了节省费用,我们采用数据的间接传输手段,即一台计算机可以间接的通过若干台计算机(作为中转)来实现与另一台计算机的连接. 现在由你负责连接这些计算机,任务是使任意两台计算机都连通(不管是直接的或间接的). [输入格

高速信号要避免紧挨平行布线–PCB Layout 跳坑指南

高速信号要避免紧挨平行布线–PCB Layout 跳坑指南 高频高速PCB设计 by xfire PCB Layout 跳坑指南 高速电路布线要注意信号线间近距离平行走线所引起的串扰,若无法避免平行布线,可在平行信号线的相邻层铺大面积的"地铜"来减少线间串扰.相邻层之间的高速信号走线的方向也需要尽量做到相互垂直.

高速IC下方能否布线还是应该保留完整局部地平面

高速IC下方能否布线还是应该保留完整局部地平面 PCB设计规范与指南, 电磁兼容 EMC, 高频高速PCB设计 by xfire pcb设计规范电磁兼容高速电路设计 高速IC下方能不能布信号线?这是我们布线时经常会碰到的情况.有时IC的网络功能引脚在上方,而由于结构的限制,需要连接的网络器件出现在了IC的下方,能否直接在IC下边走线穿过去?如下图所示: 在IC下边保持完整的局部地平面可以减少IC的EMI辐射,IC下方由于封装pin脚间距过细,在IC下方TOP层的覆铜往往会形成孤岛铜皮,这时我们需

[转]PCB布局和布线经验

在设计中,布局是一个重要的环节.布局结果的好坏将直接影响布线的效果,因此可以这样认为,合理的布局是PCB设计成功的第一步. 布局的方式分两种,一种是交互式布局,另一种是自动布局,一般是在自动布局的基础上用交互式布局进行调整,在布局时还可根据走线的情况对门电路进行再分配,将两个门电路进行交换,使其成为便于布线的最佳布局.在布局完成后,还可对设计文件及有关信息进行返回标注于原理图,使得PCB板中的有关信息与原理图相一致,以便在今后的建档.更改设计能同步起来, 同时对模拟的有关信息进行更新,使得能对电

[转]PCB布线设计

原文链接:http://download.eeworld.com.cn/detail/%E5%B8%B8%E8%A7%81%E6%B3%BD1/8623 一.PCB布线设计1 在当今激烈竞争的电池供电市场中,由于成本指标限制,设计人员常常使用双面板.尽管多层板(4层.6层及8层)方案在尺寸.噪声和性能方面具有明显优势,成本压力却促使工程师们重新考虑其布线策略,采用双面板.在本文中,我们将讨论自动布线功能的正确使用和错误使用,有无地平面时电流回路的设计策略,以及对双面板元件布局的建议. 1.1 自