PCB 敷铜间距规则(转)

第一优先规则:
First Object = InPolygon, Second Object = All

第二优先规则:
First Object = All, Second Object = All

进入 Design -> Rules -> Clearance 项目。选择第一个对象的匹配条件。现有的条件均没有 Polygon 一项,于是进入
Query Builder。发现匹配条件中有 Object Kind is 一项,而右侧列表中有 Poly。依此设置点击 OK 之后生成 Full Query
内容为 IsPolygon。那么满足 IsPolygon 的对象与所有对象之间的间距肯定就是敷铜与所有对象之间的间距了,点击 Apply
后报错“Some rules have incorrect definitions. Would you like to correct them?”说明此路不通:

设置Query

报错

  心生好奇,上 Google 搜索关键字“Altium (IsPolygon)”,返回第一个结果是 Altium 官方的 wiki 结果:
http://wiki.altium.com/pages/viewpage.action?pageId=6848757

  原来如彼,Polygon 本身作为对象是非法的,因为这里隐含的对象是导线之类的物体,不可能 IsPolygon。必须用
InPolygon属性。而 InPolygon 属性在 Query Builder 里是找不到的。好奇尝试了一下用 IsPolygon 做条件关键字,没有报
错,说明可行。

  在 Clearance 中右键添加新规则,并对新旧两个规则进行命名以便区分。而且我注意到两个规则有优先级之分:

  我决定拿优先级为1的规则做通用规则,用于规范手动布线时属于不同网络的各种对象最小间距。而次优先的规则专门用
于限制敷铜与其它对象的最小间距。但我忽略了这是个逻辑问题,第一个规则里面的匹配条件必须彻底排除掉第二个规则所限
制的对象。如果没有排除,则优先级为1的规则会“覆盖”另一个规则。也就是说,如果第一个规则里的 First Object 或者
Second Object 中任意一个可以包含 InPolygon 这个属性,则第二个规则就形同虚设了。我想要的15mil间距不会出现,所有
的敷铜仍然按照8mil间距铺设。所以应该这样编辑第一个规则:

第二个规则:

打勾使这两组规则均生效,然后点OK。可以看到原先按照8mil间距铺设的敷铜已经被绿色高亮,明显已经无法通过规则检查。
重建敷铜,发现敷铜已经可以按照期望中的方式铺设。

时间: 2024-08-01 23:57:57

PCB 敷铜间距规则(转)的相关文章

[转]PCB 设计中敷铜的注意事项

所谓覆铜,就是将 PCB 上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜.敷铜的意义在于:减小地线阻抗,提高抗干扰能力:降低压降,提高电源效率:与地线相连,还可以减小环路面积.也出于让 PCB 焊接时尽可能不变形的目的,大部分 PCB 生产厂家也会要求 PCB 设计者在 PCB 的空旷区域填充铜皮或者网格状的地线,敷铜如果处理的不当,那将得不赏失,究竟敷铜是"利大于弊"还是"弊大于利"? 大家都知道在高频情况下,印刷电路板上的布线的分布电容会起作用,当

allegro 如何 敷铜(铺铜),并去掉敷铜岛

http://blog.sina.com.cn/s/blog_79209c4f0101jya9.html 负片setup —>Drawing Options, 在Thermal pads 和Filled Pads前面画勾Add shape 画一个封闭区域Edit —>Change Net (Name)指定网络shape Fill 敷铜完成正片Add shape 画一个封闭区域选择Crosshatch或Solid FillEdit —>Change Net (Name)指定网络Shape

大面积敷铜和网格敷铜

关于铺铜的一点讨论如下:   敷铜一般有两种基本的方式,就是大面积的敷铜和网格铜,经常也有人问到,大面积覆铜好还是网格覆铜好,不好一概而论.为什么呢?大面积敷铜,具备了加大电流和屏蔽双重作用,但是大面积覆铜,如果过波峰焊时,板子就可能会翘起来,甚至会起泡.因此大面积敷铜,一般也会开几个槽,缓解铜箔起泡,单纯的网格敷铜主要还是屏蔽作用,加大电流的作用被降低了,从散热的角度说,网格有好处(它降低了铜的受热面)又起到了一定的电磁屏蔽的作用.但是需要指出的是,网格是使由交错方向的走线组成的,我们知道对于

PCB覆铜与导线或过孔间距设置

每次PCB布线完成后,开始覆铜,发现覆铜区域和导线或者过孔的距离很近,担心会在焊接时候出现短路.查阅相关资料和咨询度娘,发现了解决方法,分享给大家. 1)打开Design -> Rules ,在Electrical大类中选择Clearance,右键 New Rule,出现Clearance_1,如图1. 图1 2)找到Where The First Object Matches,选择Advanced(Query),选择Object Kind is,后面选Poly,然后Query Preview变

PCB铺铜

问:为何要铺铜?答:一般铺铜有几个方面原因.1.EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如PGND起到防护作用.2.PCB工艺要求.一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB板层铺铜.3.信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线.当然还有散热,特殊器件安装要求铺铜等等原因. 问:采用4层板设计的产品中,为什么有些是双面铺地的,有些不是?答:铺地的作用有几个方面的考虑:1,屏蔽:2,散热:3,加固:4,PCB工艺加工需要.所以不管

八、平面分割和敷铜

1.画分割带Add-Line 2.平面层分隔 3.铜皮赋予网络 原文地址:https://www.cnblogs.com/ydvely521/p/11628969.html

PCB画板心得及AD知识分享

*********************************************************************************************************************************************** *@Author:Shixin Wang *@Key Words:PCB走线  PCB敷铜  PCB Logo   *@Location:Guangzhou GDUT *@Date:2016-10-13 ****

画PCB之电流与线宽的关系

来源:(多图) 超强整理!PCB设计之电流与线宽的关系http://www.51hei.com/bbs/dpj-39134-1.html 关于PCB线宽和电流的经验公式,关系表和软件网上都很多,本文把网上的整理了一下,旨在给广大工程师在设计PCB板的时候提供方便. 以下总结了八种电流与线宽的关系公式,表和计算公式,虽然各不相同(大体相近),但大家可以在实际的PCB板设计中,综合考虑PCB板的大小,通过电流,选择一个合适的线宽. 一.PCB电流与线宽 PCB载流能力的计算一直缺乏权威的技术方法.公

Sigrity PowerDC是如何计算IR Drop Margin?

IR Drop仿真是一个系统层面的问题,需要考虑完整的Power Distribution System(PDS)链路上所有压降,并以此来优化每颗器件所接收到的供电电压. 在设计设计中所有的电源供电芯片在相应的设计下都有一个标称的输出电压与电压波动范围(可能是由于芯片本身或所用分压电阻误差造成).每颗SINK芯片也有标称的正常工作的电压与上下容限范围.我们需要根据这些给定条件结合PowerDC仿真结果来判断PDS设计是否符合要求. 典型的PowerDC仿真流程: 案例1: 实际电压低于正常额定电