DRAM与NAND Flash产业六大趋势预测分析

集邦科技(TrendForce)旗下的分析部门DRAMeXchange的研究,针对对DRAM与NANDFlash产业的长久观察下,提出了对2012-2015年间产业发展的六大趋势预测:

    趋势一、PC-DRAM现阶段主流规格DDR3将主宰市场至2014年

2011年开始PC-DRAM的主流规格已升级为DDR3,DRAMeXchange预期其主流地位至少将维持到2014年。JEDEC组织虽然在2012年将正式公布DDR4的标准规格,但DRAMeXchange对DDR4是否能遵循DDR与DDR2的历史轨迹,在2014-2015年期间取代DDR3成为市场主流抱持保守的看法。背后理由在于DDR4带给PC效能提升的边际效益幅度是相对有限的,但要注意的是Intel仍将握有最后的关键决定权。

    趋势二、TSV与2.5D/3DIC技术的成熟度将成为影响未来MobileDRAM主流的关键

2011年开始MobileDRAM的主流颗粒为LPDDR2Gb,预计2012年开始LPDDR22Gb颗粒的出货量将快速成长,以取代LPDDR的主流地位。行动手持装置对于带宽(BW)的需求随着影音往3D发展,使得LPDDR2只能满足2012年之前的需求。2013年以后的趋势,已确定由LPDDR3胜出。然而,为了满足2014-2015年期间的BW需求,DRAMeXchange认为LPDDR系列与WideI/O仍将持续之前的竞争。DRAMeXchange预期TSV与2.5D/3DIC技术未来的成熟度,将扮演影响WideI/O崛起与否的重要关键。

    趋势三、Ultrabook未来可望成为PC-DRAM与MobileDRAM交锋的战场

未来随着Intel新一代平台IvyBridge与Haswell的上市,可搭载的DRAM规格将新增DDR3L与LPDDR3。这表示Ultrabook未来将成为PC-DRAM与MobileDRAM首次交锋的战场。后者的优势在于,同样支持Ultrabook所要求的AOAC(Always-on-Always-Connected)与快速回复等功能上,将较PC-DRAM来得省电,并达成Ultrabook所规定的待机时间要求。DRAMeXchange认为未来MobileDRAM若真能打入Ultrabook供应炼时,总市场规模甚至可能在2015年时超越PC-DRAM,进而转变成DRAM应用的最大市场。

    趋势四、预期SSD单位成本在2012年下半年可望跌破一美元水平,成长潜力将涌现

当采用最新制程等级的SSD在2012年下半年正式进入量产后,单位成本将可望下降至一美元以下的水平,达到市场期待已久的甜蜜点。届时DRAMeXchange预期Ultrabook将从倾向采用HybridHDD的解决方案,转变成PureSSD的解决方案,主流容量将大幅提升至128GB水平。估计Ultrabook的市场占有率将自2012年第三季快速拉升,使得固态硬盘的NANDFlash消耗量也将从2011年的5.1%大幅成长至今年的15%,成为众多NANDFlash应用产品中,成长爆发力道最强的类别之一。

    趋势五、PC-SSD接口将以SATA3.0为主,未来可望升级至更高速的PCIe-Like接口

2011年PC-SSD(PC用固态硬盘)所采用的标准传输接口仍以SATA2.0为主,2012年开始随着IvyBridge处理器上市后,SATA3.0将逐渐成为主流接口,并将BW推升至600MB/s水平。然而,日后随着ONFI3.0与ToggleDDR2.0接口的NANDFlash开始进入量产,将使得提升SSD产品传输速度瓶颈,转移至控制芯片身上。这样的发展已使得SATA-IO在2011年开始建立「SATAExpress」*(注)的标准制定工作。SATAExpress的最大传输速度将上升至1000MB/s与2000MB/s的水平。依历史经验推估,Intel最快可能会在2014-2015年推出的CPU平台支持SATAExpress或「PCIe-like」的高速接口,以发挥ONFI3.0与ToggleDDR2.0的最大效能。

    趋势六、系统产品走向「平价时尚」的趋势下,NANDFlash与DRAM之间的竞争将快速升温

DRAM与NANDFlash两者虽然在功能上是呈现互补,但是在Ultrabook、智能型手机等系统产品逐渐走向平价时尚(高价值/低价格)的趋势下,DRAMeXchange预期DRAM与NANDFlash未来竞争的程度将会逐渐提升。我们认为相关OEM/ODM业者在有限预算下,将会把资源用于NANDFlash而非DRAM,因为如此一来才能让消费者明显感受到产品效能的提升,以吸引消费者的青睐。

注:SATAExpress是结合SATA的软件基础架构(softwareinfrastructure)与PCIe的传输接口

时间: 2024-11-07 21:47:04

DRAM与NAND Flash产业六大趋势预测分析的相关文章

三星DRAM+NAND FLASH 合成MCP芯片介绍及应用攻略

转自:http://blog.csdn.net/gao5528/article/details/6256119 三星DRAM+NAND FLASH 合成MCP芯片介绍及应用攻略(K5系列产品篇) 一年前本人编写了一篇关于三星MCP芯片全攻略的文章,介绍了三星所有类型的MCP芯片的基本构架与市场应用,让很多从事手机研发以及通讯电子类产品的工程师增进了对这种合成芯片的了解.今天要介绍的产品是在上一篇文章的基础上,突出重点介绍一下ND产品,也就是DRAM+NAND这种制成的MCP的架构,选型注意点,三

u-boot分析(九)----nand flash初始化|nand flash读写分析

u-boot分析(九) 上篇博文我们按照210的启动流程,分析到了初始化串口,由于接下来的取消存储保护不是很重要,所以我们今天按照u-boot的启动流程对nand flash初始化进行分析. 今天我们会用到的文档: 1.        2440芯片手册:http://download.csdn.net/detail/wrjvszq/8358949 2.        6410芯片手册:http://download.csdn.net/detail/wrjvszq/8358965 3.      

MPC8313ERDB在Linux从NAND FLASH读取UBoot环境变量的代码分析

[email protected] 一.故事起因 因为文件系统的增大,已经大大的超出了8MB的NOR FLASH,而不得不把内核,文件系统和设备树文件保存到NAND FLASH上.但是因为使用的是RAMDISK,而无法保存一些个别的配置和参数,最简单的需要就是设置系统的IP了,,, 要使用统一的RAMDISK,而实现LINUX启动之后,设置成不能的参数功能,比较方便的就是从UBOOT把这些参数传递过去,这个得到了大家的认证,我们可以直接添加启动参数,然后在内核里面读出来,这种方法比较方法,唯一不

linux下Pl353 NAND Flash驱动分析

linux的NAND Flash驱动位于drivers/mtd/nand子目录下: nand_base.c-->定义通用的nand flash基本操作函数,如读写page,可自己重写这些函数 nand_bbt.c-->与坏块管理有关的函数和结构体 nand_ids.c-->nand_flash_ids[](芯片ID)和nand_manuf_ids[](厂商ID) nand_ecc.c-->软件ECC代码,若系统支持硬件ECC,则不用理会这个文件 pl353_nand.c-->

NAND FLASH 驱动分析

NAND FLASH是一个存储芯片 那么: 这样的操作很合理"读地址A的数据,把数据B写到地址A" 问1. 原理图上NAND FLASH和S3C2440之间只有数据线, 怎么传输地址? 答1.在DATA0-DATA7上既传输数据,又传输地址 当ALE为高电平时传输的是地址, 问2. 从NAND FLASH芯片手册可知,要操作NAND FLASH需要先发出命令 怎么传入命令? 答2.在DATA0-DATA7上既传输数据,又传输地址,也传输命令 当ALE为高电平时传输的是地址, 当CLE为

【详解】如何编写Linux下Nand Flash驱动

From: http://www.crifan.com/files/doc/docbook/linux_nand_driver/release/html/linux_nand_driver.html 版本:v2.2 Crifan Li 摘要 本文先解释了Nand Flash相关的一些名词,再从Flash硬件机制开始,介绍到Nand Flash的常见的物理特性,且深入介绍了Nand Flash的一些高级功能,然后开始介绍Linux下面和Nand Flash相关的软件架构MTD的相关知识,最后介绍了

Nand Flash原理(二)

K9F2G08U0B的存储阵列 图 2-1 K9F2G08U0B的存储阵列 由图2-1,我们可以知道:K9F2G08U0B的一页为(2K+64)字节(2K 表示的是 main 区容量,64表示的是 spare 区容量),它的一块为 64 页,而整个设备包括了2048个块.这样算下来一共有 2112M 位容量,如果只算 main 区容量则有256M 字节(即 256M×8 位). 要实现用 8 个 IO 口来要访问这么大的容量,如图 2-1 所示:K9F2G08U0A 规定了用 5 个周期来实现.

NAND Flash操作技术详解

NAND Flash是构成固态存储的基本存储单元其采用IO的接口方式与控制器相连.控制器对NAND Flash进行操作时需要通过命令交互的方式对NAND Flash进行操作.下面对NAND Flash的操作进行解析可以发现在研发FTL的时候可以充分发掘NAND Flash提供的操作命令来优化读写性能.分析介绍的NAND Flash以Micron提供的MT29F16G08AA为蓝本.该芯片能够提供16Gb 的存储容量具体性能指标如下所示 Organization –     Page size:

NAND FLASH控制器

一.nand flash访问原理 地址空间概念 nand的编址 nand命令  命令,地址,数据 使用S3C2440的nand flash控制器访问nand flash 前几个编译出来的文件都小于4k,读出来放到SDRAM中去 SDRAM.dm9000地址-->2440地址 nand 没有地址总线 片内内存:SDRAM:网卡:寄存器  都是CPU统一编址 写地址,读数据   连续读一页                           只进行了读操作,擦除,oob访问都没有 二.源码分析